완전한 인텔® FPGA SerialLite II 솔루션

표 1. 완전한 SerialLite II 솔루션

솔루션

설명

장치 제품군

물리 인터페이스

전체적인 PMA(1) 및 PCS(2) 지원을 제공하는 통합 PHY

SerialLite II IP 코어

인텔 FPGA SerialLite II IP 코어 ›

개발 보드

특성 보고서

Stratix II GX 특성 보고서
현지 판매 대리점에 문의하십시오 ›

참조 디자인

IP와 함께 사용 가능한 SerialLite II 루프백 참조 디자인

표 2. SerialLite II의 기능 및 이점

기능

옵션

혜택

데이터 흐름

전이중, 단순성, 비대칭 또는 브로드캐스트

단순성, 비대칭 또는 브로드캐스트 애플리케이션을 위한 감소된 논리

데이터 유형

패킷 또는 스트리밍

다양한 애플리케이션 지원

링크 폭

1~16개 레인

각 방향에서 622Mbps~102Gbps 범위로 확장 가능한 링크 처리량

레인 속도

622Mbps~6.375Gbps

데이터 경로 폭

8비트, 16비트 또는 32비트
(레인당)

1.5Gbps 미만의 레인 속도를 위한 로직 감소 및 6.375Gbps 레인 속도까지 확장

인코딩

8B/10B

가장 안정적인 클럭 및 데이터 복구를 위한 산업-표준 인코딩

스크램블링

페이로드 및 유휴 또는 없음

고속 레인 속도를 위한 EMI 감소

참조 클럭

비동기식 또는 동기식

칩-칩, 보드-보드 및 백플레인 애플리케이션에 적합

극성 반전

예 또는 아니요

비용 최적화 솔루션을 위해 특정 애플리케이션에 요구되는 기능 구현

데이터 무결성 보호

CRC-32, CRC-16 또는 없음

패킷 유형

데이터, 우선 순위 또는 두 가지 모두

높은 우선순위의 데이터를 삽입하거나 정보를 제어하는 선택적 로직

흐름 제어

데이터 패킷, 우선 순위 패킷, 두 가지 모두 또는 없음

비용 최적화 솔루션을 위해 특정 애플리케이션에 요구되는 기능 구현

오류 시 재시도

우선순위 패킷 또는 없음

증대된 링크 안정성

채널 다중성

예 또는 아니요

여러 로직 채널을 통한 애플리케이션 지원

Atlantic 인터페이스

데이터 및 우선순위 포트

사용자 로직에 대한 잘 정의된 인터페이스와 다양한 인텔 FPGA IP 기능을 통해 고유한 브리징 솔루션의 설계 주기 가속화