인텔 Cyclone LP 블록 다이어그램
칩-칩 인터페이스
인텔® Cyclone® 10 LP FPGA는 ASSP 사이에서 인터페이스를 위한 이상적인 솔루션입니다. 이미지 센서 및 호스트 프로세서 사이 또는 프로세서와 디스플레이 사이의 예제. 인텔 Cyclone 10 LP FPGA를 사용하는 이러한 두 가지 시나리오에서 설계자는 높은 프레임 속도, 낮은 지연 시간 및 높은 처리 산출량이 요구되는 실시간 애플리케이션을 위한 이미지 파이프라인 처리 기능과 인터페이스 기능을 결합할 수 있습니다.
하나의 애플리케이션에 대한 예로 CMOS 이미지 센서가 다양한 유형의 여러 인터페이스 즉, DVP, MIPI CSI 또는 FPGA 측 HiSPi를 통해 본래의 이미지를 캡처하고 데이터를 출력하는 애플리케이션을 들 수 있습니다. FPGA는 데이터를 호스트 프로세서에 전달하기 전에 이미지를 처리하는 데 사용됩니다. 칩-칩 인터페이스의 두 번째 예는 FPGA를 사용하여 비디오 소스와 LCD 사이를 인터페이스하는 것입니다. 여러 가지 이유로 입력 이미지 데이터에 대한 비디오 처리가 필요하고 다음과 같은 기능을 위해 인텔의 비디오 IP 제품군을 사용하여 구현할 수 있는 경우:
- Demosaic 및 Bayer 필터링.
- 하나의 데이터 형식에서 다른 데이터 형식으로 변환(예: YUV 및 RGB).
- 하나의 사이즈에서 다른 사이즈로 규모 확대(예: 1280 x 720 및 1920 x 1080).
- 인코딩/디코딩, 필터링, 블렌딩, 디인터레이싱/인터레이싱, 크로핑 등.