Cyclone® V SX SoC FPGA
Cyclone® V SX FPGA는 범용 로직 및 DSP 애플리케이션을 위한 통합 ARM® Cortex-A9® MPCore 프로세서 시스템을 통해 낮은 시스템 비용 및 전력을 위해 최적화되었습니다.
Cyclone® V SX SoC FPGA
혜택
더 적은 전력, 설계 시간 및 비용으로 더 많은 작업 수행
TSMC의 28nm 저전력(28LP) 공정 기술을 기반으로 구축되었으며 풍부한 하드 지적 재산권(IP) 블록을 포함하여 차별화하고 더 많은 작업을 수행할 수 있습니다.
로직 통합 및 차별화 기능
8개 입력 ALM(Adaptive Logic Module) 및 가변 정밀 디지털 신호 처리(DSP) 블록을 제공하여 최대 13.59Mb의 임베디드 메모리를 허용합니다.
통합 ARM® Cortex-A9® MPCore 프로세서가 있는 하드 프로세서 시스템(HPS)
단일 Cyclone®V 시스템 온 칩(SoC)에 듀얼 코어 ARM® Cortex-A9® MPCore 프로세서, 하드 IP 및 FPGA가 긴밀하게 통합되어 있습니다. 프로세서와 FPGA 패브릭 간의 통합 데이터 일관성을 통해 128Gbps 이상의 피크 대역폭을 지원합니다.
응용 프로그램
무선: 무선 백홀
통합은 시스템 설계를 간소화합니다: 통합 6G 트랜시버, PCIe 하드웨어, 상호 운용성 플랫폼 및 공통 기능을 위한 IP 제품군. 운영 비용 절감: 이전 세대보다 40% 더 낮은 전력, 채널당 88mW 전력 및 비용 효율적인 열 냉각.
자율 주행 및 차량 내 체험(IVE)
자동차 등급 FPGAs와 SoC를 결합하거나 별도로 사용하여 제스처 인식, 운전자 모니터링 시스템 및 사각지대 감지와 같은 애플리케이션을 지원할 수 있습니다. 또한 센서 수집, 전처리 및 가속과 같은 첨단 운전자 보조 시스템(ADAS)/AD 애플리케이션을 위한 유연성, 짧은 대기 시간, 높은 와트당 성능, 기능적 안전 및 보안 이점을 제공합니다.
주요 기능
임베디드 메모리 블록
- M10K: 소프트 오류 수정 코드(ECC)가 있는 10킬로비트(Kb) 메모리 블록.
- 메모리 로직 배열 블록(MLAB): ALM의 최대 25%를 MLAB 메모리로 사용할 수 있는 640비트 분산 LUTRAM.
범용 I/O
- 초당 875메가비트(Mbps) 저전압 차동 신호(LVDS) 수신기 및 840Mbps LVDS 송신기.
- 400MHz/800Mbps 외부 메모리 인터페이스.
- 온칩 종단(OCT).
- 최대 16mA의 드라이브 힘으로 3.3V를 지원합니다.
외부 메모리 인터페이스
Cyclone® V SoC 장치에서 HPS의 추가 하드 메모리 컨트롤러는 DDR3, DDR2 및 LPDDR2 SDRAM 장치를 지원합니다.
하드 프로세서 시스템(HPS)
HPS는 듀얼 코어 Arm* Cortex* -A9 MPCore* 프로세서, 풍부한 주변 장치 세트 및 공유 다중 포트 SDRAM 메모리 컨트롤러로 구성됩니다.
추가 리소스
개발 보드, 지적 재산, 지원 등과 같은 Altera® FPGA 장치와 관련된 내용을 더 확인하십시오.
지원 리소스
교육, 문서, 다운로드, 도구 및 지원 옵션을 위한 리소스 센터입니다.
개발 보드
당사의 FPGA를 시작하고 Altera의 검증된 하드웨어 및 설계를 통해 시장 진출 시간을 단축하십시오.
지적 재산권
Altera의 검증된 IP 코어 및 참조 설계의 광범위한 포트폴리오를 통해 설계 주기를 단축하십시오.
FPGA 디자인 소프트웨어
하드웨어 및 소프트웨어 설계를 신속하게 완성하는 데 도움이 되는 Quartus Prime 소프트웨어와 생산성 향상 도구 세트를 살펴보십시오.
영업팀 문의
Altera® FPGA 제품 설계 및 가속 요구 사항에 대해서는 영업팀에 문의하십시오.
구입처
지금 Altera® 공인 대리점에 문의하십시오.