Arria® V GT FPGA 개발 키트는 전체 FPGA 설계를 개발하고 시스템 환경 내에서 이를 테스트하는 데 필요한 모든 하드웨어 및 소프트웨어를 포함하는 완전한 설계 환경을 제공합니다. 개발 키트는 다음과 같은 기능을 포함합니다.

  • 시스템 수준 설계용 FPGA 2개
  • Arria® V GT FPGA: 504K 로직 엘리먼트(LE), F1517 패키지, 36개의 6G 트랜시버 및 I3 속도 등급
  • I/O 확장 슬롯 3개: 고속 메자닌 카드(HSMC) 2개 및 FPGA 메자닌 카드(FMC) 1개
  • 2GB의 DDR3 SDRAM 메모리, 4.5MB의 QDR II+ 메모리 및 1Gb의 플래시 메모리
  • SFP+ 연결부 2개
  • SMA와 새로운 Samtec Bull's Eye 커넥터
  • 각 칩에서 개별 전원 레일을 측정하는 기능
참고:
구매자는 자신이 제품 개발자, 소프트웨어 개발자 또는 시스템 통합자임을 의사 표명하며 이 제품이 FCC가 승인하지 않은 평가 키트이며 평가 및 소프트웨어 개발에만 사용할 수 있고 재판매될 수 없음을 인정합니다.
옵션으로 제공되는 HSMC 및 FMC 커넥터 인터페이스 호환 도터카드, 어댑터 또는 케이블을 구입하여 개발 키트와 함께 사용할 수 있습니다.

개발 키트 콘텐츠

Arria® V GT FPGA 개발 키트는 다음을 제공합니다.

  • Arria® V GT FPGA 개발 보드
  • 장치 1: Arria® V GT FPGA: 5AGTFD7K3F40I3N
  • 메모리
  • 1,152MB x72 DDR3 SDRAM
  • 4.5MB(1MB x 36) QDR II+ SRAM
  • 1Gb 동기식 플래시(x16)
  • 통신 포트
  • PCI Express*(PCIe) x8 에지 커넥터
  • HSMC 포트 A(트랜시버 채널 8개)
  • USB 2.0
  • Gbps 이더넷
  • 29LVDS 입력과 29개의 LVDS 출력과 8개의 트랜시버가 있는 칩-칩 브리지
  • SFP+ 채널 2개
  • Bull's Eye 커넥터(10Gbps 트랜시버 채널 3개)
  • SMA 커넥터(10Gbps 트랜시버 채널 1개)
  • 구성
  • JTAG
  • 빠른 수동 병렬(FPP) 병렬 플래시 로더(PFL)
  • 버튼, 스위치, LED 및 디스플레이
  • CPU 재설정 푸시 버튼 1개
  • 사용자 푸시 버튼 3개
  • 듀얼 라인 패키지(DIP) 스위치 8개
  • 사용자 LED(쌍극 다이오드 8개) 16개
  • PCIe LED 3개
  • HSMA 상태 LED 3개
  • 16x2 캐릭터 LCD
  • 장치 2: Arria® V GT FPGA: 5AGTFD7K3F40I3N
  • 메모리
  • x64 DDR3 SDRAM 소프트 컨트롤러(또는 x32 하드 지적 재산(IP) 컨트롤러)
  • 통신 포트
  • HSMC 포트 B(트랜시버 채널 4개)
  • FMC 포트(트랜시버 채널 10개)
  • 29LVDS 입력과 29개의 LVDS 출력과 8개의 트랜시버가 있는 칩-칩 브리지
  • 직렬 디지털 인터페이스(SDI) 채널 1개
  • Bull's Eye 커넥터(6Gbps 트랜시버 채널 1개)
  • Bull's Eye 커넥터(10Gbps 트랜시버 채널 1개)
  • SMA 커넥터(10Gbps 트랜시버 채널 1개)
  • 구성
  • JTAG
  • FPP PFL
  • 버튼, 스위치, LED 및 디스플레이
  • CPU 재설정 푸시 버튼 1개
  • 사용자 푸시 버튼 3개
  • DIP 스위치 8개
  • 사용자 LED(쌍극 다이오드 8개) 16개
  • 기타
  • EPM2210GF324 시스템 컨트롤러
  • EPM570GM100 온보드 인텔® Arria® 다운로드 케이블 II
  • 클록킹
  • 50MHz 및 148.5MHz 발진기
  • 100MHz 및 출력 프로그래밍 가능 발진기 4개
  • SMA 입력(LVPECL)
  • 소비 전력
  • 노트북 DC 입력
  • PCIe 에지 커넥터
  • 시스템 모니터링
  • 소비전력(전압, 전류 및 와트)—레일당 단위
  • 루프백 및 디버그 HSMC 카드
  • Samtec의 Bull's Eye 조립 키트
  • 전원 어댑터 및 케이블
  • Arria® V GT FPGA 개발 키트 소프트웨어 콘텐츠
  • 문서 완성
  • 사용자 가이드
  • 참조 매뉴얼
  • 보드 계통도 및 레이아웃 설계 파일
  • GUI 기반 보드 테스트 시스템
  • 오픈 소스 RTL(register transfer level)과 함께 완전한 인텔® Quartus® Prime 소프트웨어 프로젝트 포함
  • 보드 업데이트 포털
  • 오픈 소스 RTL과 함께 완전한 인텔® Quartus® Prime 소프트웨어 프로젝트 포함
  • 인텔® Quartus® Prime 소프트웨어, 개발 키트 에디션(DKE)
  • 1년 동안 인텔® Quartus® Prime 소프트웨어 전체 버전을 사용할 수 있는 라이센스