이 키트는 다음과 같은 광범위한 기능을 지원합니다.

  • FPGA 프로토타이핑
  • FPGA 전력 측정
  • 최대 5.0Gbps의 트랜시버 I/O 성능
  • PCI Express*(PCIe) Gen2 x4(레인당 5.0Gbps)
  • 엔드포인트 또는 루트포트 지원

참고:

구매자는 자신이 제품 개발자, 소프트웨어 개발자 또는 시스템 통합자임을 의사 표명하며 이 제품이 FCC가 승인하지 않은 평가 키트이며 평가 및 소프트웨어 개발에만 사용할 수 있고 재판매될 수 없음을 인정합니다.

개발 키트 콘텐츠

Cyclone® V GT FPGA 개발 키트는 다음을 제공합니다.

  • Cyclone® V GT FPGA 개발 보드
  • 주요 장치
  • Cyclone® V GT FPGA—5CGTFD9E5F35C7N
  • MAX® V CPLD—5M2210ZF256(시스템 컨트롤러)
  • MAX® II CPLD—EPM570GT100C3N(온보드 USB Blaster™ II)
  • MAX® II CPLD—EPM570ZM100(ASSP CPLD 풋프린트)
  • 구성
  • 임베디드 USB-Blaster™ II(JTAG)
  • PFL(Fast Passive Parallel)
  • 인텔 EPCQ—EPCQ256SI16N(쿼드 직렬 구성 장치)
  • 메모리 장치
  • 오류 수정 코드(ECC)가 있는 384MB x40 하드 메모리 컨트롤러(HMC) DDR3 SDRAM
  • 512MB x64 소프트 메모리 컨트롤러(SMC) DDR3 SDRAM
  • 1Gb x16 동기식 플래시
  • 표준 통신 포트
  • PCIe x4 에지 커넥터
  • 기가비트 이더넷(GbE)
  • SMA 클록 출력 1개
  • 각각 4개의 고속 직렬 트랜시버 채널을 갖춘 범용 고속 메자닌 카드(HSMC) 커넥터 2개
  • 직렬 디지털 인터페이스(SDI) 채널 1개 - 수신용 SMB 1개 및 송신용 SMB 1개
  • 저항기 스터핑 옵션을 통해 HSMA와 공유하는 채널
  • 푸시 버튼, DIP 스위치 및 LED
  • 클록킹
  • FPGA 기준 클록 입력을 위한 프로그래밍 가능 클록 생성기
  • FPGA 기준 클록 입력을 위한 125MHz LVDS 발진기
  • FPGA 기준 클록 입력을 위한 148.5/148.35MHz LVDS VCXO
  • FPGA 및 MAX® V CPLD 클록 입력을 위한 50MHz 단일 종단 발진기
  • MAX® V CPLD 구성 클록 입력을 위한 100MHz 단일 종단 발진기
  • SMA 입력(LVPECL)
  • 소비 전력
  • 노트북 DC 입력 14 - 20V 어댑터
  • PCIe 에지 커넥터
  • 시스템 모니터링 회로
  • 전원(전압, 전류, 와트)
  • 기계적 특성
  • PCIe 카드 표준 크기(4.376인치 x 6.600인치)
  • Cyclone® V GT FPGA 개발 소프트웨어 콘텐츠(표 2에서 다운로드 가능)
  • 설계 예시
  • PCIe 루프백 및 참조 디자인
  • 보드 테스트 시스템(BTS)*
  • 보드 업데이트 포털(BUP)*
  • Nios® II 임베디드 소프트 프로세서 및 이더넷 포함
  • 전체 문서(표 2 참조)
  • Cyclone® V GT FPGA 키트는 인텔® Quartus® Prime 디자인 소프트웨어(Windows 플랫폼 전용)의 개발 키트 에디션(DKE)에 대한 1년 구독과 함께 제공됩니다.
참고:

1
키트는 Quartus Prime 디자인 소프트웨어(Windows 플랫폼 전용)의 개발 키트 에디션(DKE)에 대한 라이센스를 포함합니다. 이 라이센스는 1년 동안 구독 에디션(IP 기본 제품군 제외)의 대다수 기능에 대한 권한을 제공합니다.