JESD204C 인텔® FPGA IP
JESD204C 인텔® FPGA IP는 데이터를 FPGA 장치로 전송하기 위한 디지털-아날로그 변환기(DAC) 또는 아날로그-디지털 변환기(ADC)용의 고속 지점 간 직렬 인터페이스입니다.
JESD204C 인텔® FPGA IP 사용 설명서 읽기 ›
JESD204C 인텔 Agilex® 7 F-Tile FPGA IP 사용 설명서 읽기 ›
JESD204C 인텔 Agilex® 7 FPGA IP 설계 예제 사용 설명서 읽기 ›
JESD204C 인텔® FPGA IP
JESD204C 인텔® FPGA IP 통합:
- 미디어 액세스 제어(MAC) - 데이터 링크 상태를 제어하는 데이터 링크 레이어(DLL) 및 전송 계층(TL)블록
- 물리적 레이어 (PHY) - 물리적 코딩 하위 레이어(PCS) 및 물리적 미디어 부착(PMA) 블록
기능
JESD204C 인텔® FPGA IP 코어는 다음과 같은 주요 기능을 제공합니다:
- 인텔 Agilex® 7 F-tile 장치의 경우 최대 32.44032Gbps, 인텔 Agilex® 7 E-tile 장치 및 인텔® Stratix® 10 E-tile 장치의 경우 28.9Gbps의 데이터 속도.
- 단일 또는 여러 레인(링크당 최대 16개 레인)
- E=1~256까지의 로컬 확장 다중 블록 클록(LEMC) 카운터
- 직렬 레인 정렬 및 모니터링
- 레인 동기화
- 다중 장치 동기화를 지원하는 모듈식 디자인
- MAC 및 PHY 분할
- 결정적 대기 지원
- 64/66 인코딩
- 스크램블링/디스크램블링
- 데이터 경로 전송 및 수신을 위한 Avalon® 스트리밍 인터페이스
- 제어/상태 레지스터(CSR)용 Avalon® 메모리 매핑된 인터페이스
- 시뮬레이션 테스트 벤치의 동적 생성
- 결합 및 비 결합 TX PMA 모드
- ECC M20K DCFIFO 선택적 지원
- 동기화 헤더 구성을 위한 옵션
- CRC-12
- 독립 명령 채널
추가 리소스
IP 찾기
귀하의 요구 사항에 적합한 인텔® FPGA 지적 재산권 코어를 찾아보십시오.
기술 지원
이 IP 코어에 대한 기술 지원을 받으려면 지원 리소스 또는 인텔® 우수 고객 지원을 방문하십시오. 또한 지식 센터 및 커뮤니티에서 이 기능과 관련된 항목을 검색할 수도 있습니다.
IP 평가 및 구매
인텔® FPGA 지적 재산권 코어에 대한 평가 모드 및 구매 정보.
인텔® FPGA IP로 설계
인텔® FPGA에 최적화된 다양한 기성 코어인 인텔® FPGA IP를 사용한 설계에 대해 자세히 알아보십시오.
IP 기본 제품군
인텔® Quartus® Prime Standard 또는 Pro Edition 소프트웨어에 대한 활성 라이센스가 있는 무료 인텔® FPGA IP 코어 라이센스.
디자인 예
인텔® FPGA 장치용 설계 예시 및 참조 설계를 다운로드하십시오.
영업팀 문의
인텔® FPGA 제품 설계 및 가속 요구 사항에 대해서는 영업팀에 문의하십시오.