RapidIO 인텔® FPGA IP
인텔은 RapidIO I 및 RapidIO II에 대한 지적 재산권(IP)을 중단합니다. 자세한 내용은 제품 중단 알림(PDN2025) 에서 확인할 수 있습니다.
RapidIO 인텔® FPGA IP
인텔은 RapidIO에 대해 두 가지 고유한 인텔® FPGA IP를 제공합니다.
- RapidIO 사양 개정 2.2을 준수하는 RapidIO II 인텔® FPGA IP
- 물리적, 전송 및 논리적 계층 분리(모듈식 아키텍처)
- IDLE2 시퀀스 - 긴 제어 심볼
- 1X, 2X 및 4X 링크 폭의 1.25, 2.5, 3.125, 5.0 및 6.25Gbaud 레인 속도
- RapidIO 사양 개정 1.3/2.1을 준수하는 RapidIO 인텔® FPGA IP
- 물리적, 전송 및 논리적 계층 분리(모듈식 아키텍처)
- IDLE1 시퀀스 - 짧은 제어 심볼
- 1X 및 4X 링크 폭의 1.25, 2.5, 3.125 및 5.0Gbaud 레인 속도
레인 속도, 링크 너비 및 속도 등급과 같은 장치 지원 세부 정보는 RapidIO 인텔® FPGA IP 사용 설명서를 참조하십시오.
기능
무선 산업의 많은 부분은 RapidIO 표준을 고속 상호 연결로 채택합니다. RapidIO 표준은 일반적으로 디지털 신호 프로세서뿐만 아니라 제어 플레인 프로세서 메모리 간에도 사용됩니다. 또한 RapidIO는 최대 6.25Gbaud 데이터 속도에 관련된 XAUI 또는 CEI와 같은 물리적 매체 부착(PMA)의 전기적 특성에서 널리 사용되는 표준을 채택하기 때문에 백플레인 상호 연결로 받아들여지고 있습니다. 인텔® FPGA는 RapidIO Gen3 데이터 속도도 지원할 수 있습니다.
- 임베디드 송수신기 기반의 PHY
- 사용 편이성
- 지적 재산(IP) 매개변수 편집기를 통해 인터페이스 FIFO 깊이, 주소 변환 창, 출력 전압 차이 및 사전 강조와 같은 매개변수를 수동으로 쉽게 최적화할 수 있습니다.
- 간편한 구성으로 리소스 활용도를 줄여 응용 프로그램 요구 사항에 따라 더 작은 인텔® FPGA IP 기능 변형을 생성할 수 있습니다.
- 시스템 상호 연결용 플랫폼 디자이너
- 강력한 솔루션
- 엔드포인트 IP 코어, 주요 디지털 신호 프로세서 및 스위치 공급업체와의 상호 운용성이 입증된 테스트 벤치
- RapidIO 사양, 개정판 1.3/2.1 및 2.2 준수
시스템 수준 통합 준비 솔루션의 경우 주소 변환, 간단한 Avalon® Memory-Mapped(Avalon-MM) 및 Avalon® Streaming(Avalon- ST) FIFO 인터페이스 등의 모든 RapidIO 레이어 기능을 선택하여 몇 개월의 설계 시간을 절약할 수 있습니다.
프로토콜 솔루션
이미지 중 하나는 처리 요소로 Nios® II 소프트 임베디드 프로세서와 함께 플랫폼 디자이너를 사용하여 구축된 시스템의 예를 보여줍니다. 프로그램 메모리에는 다양한 엔드포인트의 시스템 수준 열거를 위한 "부트 코드"가 포함될 수 있습니다. 이 프로그램은 엔드포인트의 기능 주소 레지스터와 인텔® FPGA IP 기능도 구성합니다.
IP 품질 기준
기초 |
|
---|---|
연도 IP가 처음 공개됨 |
2009년 11월 |
최신 버전 인텔 Quartus Prime 소프트웨어 지원 |
18.1 |
상태 |
프로덕션 |
결과물 |
|
고객 결과물은 다음을 포함합니다. 디자인 파일(암호화된 소스 코드 또는 사전 합성 Netlist) ModelSim*-인텔 FPGA 에디션용 시뮬레이션 모델 타이밍 및/또는 레이아웃 제약 테스트벤치 또는 디자인 예제 개정 관리를 통한 문서화 Readme 파일 |
예 예 예 예 예 아니요 |
IP와 함께 제공되는 모든 추가 고객 결과물 |
없음 |
최종 사용자가 IP를 구성할 수 있도록 허용하는 매개변수화 GUI |
예 |
인텔 FPGA IP 평가 모드 지원을 위해 IP 코어 활성화 |
예 |
소스 언어 |
Verilog 및 VHDL 모두 |
Testbench 언어 |
Verilog 및 VHDL 모두 |
소프트웨어 드라이버 제공 |
아니요 |
드라이버 운영 체제(OS) 지원 |
해당 없음 |
구현 |
|
사용자 인터페이스 |
Avalon-MM, Avalon-ST |
IP-XACT 메타데이터 |
아니요 |
확인 |
|
시뮬레이터 지원 |
ModelSim*,VCS, Riviera-PRO, NCSim |
하드웨어 검증 |
인텔 Arria 10, Arria V, 인텔 Cyclone 10 GX, Cyclone V, 인텔 Stratix 10, Stratix V |
산업용 표준 준수 테스트 수행 |
아니요 |
수행한 경우, 어떤 테스트를 수행했나요? |
해당 없음 |
수행한 경우, 테스트한 인텔 FPGA 장치는 무엇인가요? |
해당 없음 |
수행한 경우, 수행 날짜 |
해당 없음 |
수행하지 않은 경우, 예정되어 있나요? |
아니요 |
상호 운용성 |
|
상호 운용성 테스트를 거친 IP |
예 |
수행한 경우, 테스트한 인텔 FPGA 장치는 무엇인가요? |
Arria V, 인텔 Arria 10, 인텔 Cyclone 10 GX, 인텔 Stratix 10 |
상호 운용성 보고서 사용 가능 |
예 |
추가 리소스
IP 찾기
귀하의 요구 사항에 적합한 인텔® FPGA 지적 재산권 코어를 찾아보십시오.
기술 지원
이 IP 코어에 대한 기술 지원을 받으려면 지원 리소스 또는 인텔® 우수 고객 지원을 방문하십시오. 또한 지식 센터 및 커뮤니티에서 이 기능과 관련된 항목을 검색할 수도 있습니다.
IP 평가 및 구매
인텔® FPGA 지적 재산권 코어에 대한 평가 모드 및 구매 정보.
인텔® FPGA IP로 설계
인텔® FPGA에 최적화된 다양한 기성 코어인 인텔® FPGA IP를 사용한 설계에 대해 자세히 알아보십시오.
IP 기본 제품군
인텔® Quartus® Prime Standard 또는 Pro Edition 소프트웨어에 대한 활성 라이센스가 있는 무료 인텔® FPGA IP 코어 라이센스.
디자인 예
인텔® FPGA 장치용 설계 예시 및 참조 설계를 다운로드하십시오.
영업팀 문의
인텔® FPGA 제품 설계 및 가속 요구 사항에 대해서는 영업팀에 문의하십시오.