SDI II 인텔® FPGA IP 코어
직렬 디지털 인터페이스(SDI) II 인텔 FPGA 지적 재산(IP) 코어는 영화 및 텔레비전 엔지니어 협회에서 정의한 표준 화질, 고화질 또는 3G ~ 12G 속도로 송신기, 수신기 또는 전이중 SDI를 구현합니다. . SDI II IP 코어는 여러 표준을 지원합니다. 이들 모드는 자동 수신기 속도 감지 및 송,수신기를 동적으로 재구성합니다.
SDI 오디오 인텔 FPGA IP 사용 설명서 읽기 ›
SDI II 인텔® Arria® 10 FPGA IP 설계 예제 사용 설명서 읽기 ›
SDI II 인텔® Stratix® 10 FPGA IP 설계 예제 사용 설명서 읽기 ›
SDI II 인텔® Cyclone® 10 GX FPGA IP 설계 예제 사용 설명서 읽기 ›
SDI II 인텔® Agilex™ F-타일 SDI II 인텔 FPGA IP 디자인 예제 사용 설명서 읽기 ›
SDI II 인텔® FPGA IP 코어
기능
IP 코어 기능 |
상황 |
---|---|
트랜시버 데이터 인터페이스 |
20비트, 40비트 및 80비트 |
지원 SDI 표준 및 비디오 형식
|
참고: 모든 장치가 모든 형식을 지원하는 것은 아닙니다. 아래의 "장치 지원"을 참조하십시오. |
SMPT 지원 |
|
기타 기능
|
|
장치 지원
|
단일 표준 |
여러 표준 |
|||||
---|---|---|---|---|---|---|---|
장치 제품군 |
SD-SDI |
HD-SDI |
3G-SDI |
듀얼 링크 HD-SDI |
듀얼 표준 (최대 HD) |
3중 표준 (최대 3G) |
다중 표준 (최대 12G) |
인텔® Agilex™ F-타일 | - | ✓ | ✓ | - | ✓ | ✓ | |
인텔® Stratix® 10 |
- |
✓ |
✓ |
|
- |
✓ |
✓ |
인텔® Cyclone® 10 |
- |
✓ |
✓ |
|
- |
✓ |
✓ |
인텔® Arria® 10 |
- |
✓ |
✓ |
|
- |
✓ |
✓ |
Stratix® V |
✓ |
✓ |
✓ |
✓ |
✓ |
✓ |
- |
Cyclone® V |
✓ |
✓ |
✓ |
✓ |
✓ |
✓ |
- |
Arria® V GX |
✓ |
✓ |
✓ |
✓ |
✓ |
✓ |
- |
Arria® V GZ |
✓ |
✓ |
✓ |
✓ |
✓ |
✓ |
- |
IP 품질 기준
기초 |
|
---|---|
연도 IP가 처음 공개됨 |
2006년 |
인텔® Quartus® Prime 소프트웨어 최신 버전이 지원되나요? |
예 |
상태 |
프로덕션 |
결과물 |
|
고객 결과물은 다음을 포함합니다.
|
|
IP와 함께 제공되는 모든 추가 고객 결과물 |
없음 |
최종 사용자가 IP를 구성할 수 있도록 허용하는 매개변수화 GUI |
예 |
인텔 FPGA IP 평가 모드 지원을 위해 IP 코어 활성화 |
예 |
소스 언어 |
Verilog 및 VHDL 모두 |
Testbench 언어 |
Verilog 및 VHDL 모두 |
소프트웨어 드라이버 제공 |
아니요 |
드라이버 운영 체제(OS) 지원 |
해당 없음 |
구현 |
|
사용자 인터페이스 |
기타(병렬 비디오) |
IP-XACT 메타데이터 |
아니요 |
확인 |
|
시뮬레이터 지원 |
ModelSim*, VCS, Riviera-PRO, Xcelium |
하드웨어 검증 |
인텔® Stratix® 10, 인텔® Cyclone® 10, 인텔® Arria® 10, Stratix® V, Cyclone V, Arria V GX/GZ |
산업용 표준 준수 테스트 수행 |
아니요 |
수행한 경우, 어떤 테스트를 수행했나요? |
해당 없음 |
수행한 경우, 테스트한 인텔 FPGA 장치는 무엇인가요? |
해당 없음 |
수행한 경우, 수행 날짜 |
해당 없음 |
수행하지 않은 경우, 예정되어 있나요? |
아니요 |
상호 운용성 |
|
상호 운용성 테스트를 거친 IP |
예 |
수행한 경우, 테스트한 인텔 FPGA 장치는 무엇인가요? |
인텔® Stratix® 10, 인텔 Cyclone 10, 인텔 Arria 10, Stratix V, Cyclone V, Arria V |
상호 운용성 보고서 사용 가능 |
영업팀 문의 |
디자인 예제 및 개발 키트
다음 설계 사례는 개발 키트에서 실행할 수 있습니다. |
||||
---|---|---|---|---|
디자인 예제 |
개발 키트 지원 |
도터카드 |
플랫폼 설계자 불만 |
제공업체 |
인텔 Arria 10 GX FPGA 개발 키트 |
Terasic SDI-FMC 도터 카드 |
예 |
인텔 |
|
인텔® Quartus® 생성 디자인 예(Stratix V, Arria V, Cyclone V) 인텔 FPGA SDI II IP 코어 가이드 사용자 가이드 내에 위치한 문서 |
예 |
인텔 |
||
비디오
SDI II IP 코어 하이라이트
이 비디오는 인텔® Arria® 10 FPGA 기반 12G-SDI 시스템이 초당 4K 60프레임의 동영상을 안정적으로 전송하는 모습을 보여줍니다.
인텔® Arria® 10 장치용 SDI II IP 단계별 구현 가이드
이 비디오는 인텔l Arria 10 장치에서 SDI II IP 코어를 구현하는 방법을 보여줍니다. 필요한 모든 송수신기 관련 구성 요소 및 통합을 위한 인텔® Quartus® Prime 소프트웨어의 단계별 생성을 가이드합니다.
SDI II 동적 TX 클록 스위칭 기능 구현 및 하드웨어 검증
이 비디오는 작동 이론과 인텔 Arria 10 장치에 대한 SDI II 동적 TX 클럭 스위칭 기능 구현에 대한 데모입니다.
인텔® Agilex™ FPGA SDI 다중 속도 재전송 설계 데모 비디오
인텔® Agilex™ FPGA F 타일은 SDI IP를 통해 최대 12G-SDI까지의 SD-SDI를 지원합니다. 이 데모에서는 인텔® Agilex™ I-시리즈 FPGA Transceiver-SoC 개발 키트에서 외부 VCXO 없이 SDI 다중 속도 재전송 설계를 실행합니다.
추가 리소스
IP 찾기
귀하의 요구 사항에 적합한 인텔® FPGA 지적 재산권 코어를 찾아보십시오.
기술 지원
이 IP 코어에 대한 기술 지원을 받으려면 지원 리소스 또는 인텔® 우수 고객 지원을 방문하십시오. 또한 지식 센터 및 커뮤니티에서 이 기능과 관련된 항목을 검색할 수도 있습니다.
IP 평가 및 구매
인텔® FPGA 지적 재산권 코어에 대한 평가 모드 및 구매 정보.
인텔® FPGA IP로 설계
인텔® FPGA에 최적화된 다양한 기성 코어인 인텔® FPGA IP를 사용한 설계에 대해 자세히 알아보십시오.
IP 기본 제품군
인텔® Quartus® Prime Standard 또는 Pro Edition 소프트웨어에 대한 활성 라이센스가 있는 무료 인텔® FPGA IP 코어 라이센스.
디자인 예
인텔® FPGA 장치용 설계 예시 및 참조 설계를 다운로드하십시오.
영업팀 문의
인텔® FPGA 제품 설계 및 가속 요구 사항에 대해서는 영업팀에 문의하십시오.