주요 정보

상태
Launched
출시일
Q2'21
리소그래피
10 nm

리소스

로직 요소(LE)
2308080
적응형 로직 모듈(ALM)
782400
적응형 로직 모듈(ALM) 레지스터
3129600
패브릭 및 I/O 위상 잠금 루프(PLL)
15
최대 임베디드 메모리
246 Mb
디지털 신호 처리(DSP) 블록
1640
디지털 신호 처리(DSP) 형식
Fixed Point (hard IP), Floating Point (hard IP), Multiply, Multiply and Accumulate, Variable Precision
하드 프로세서 시스템(HPS)
Quad-core 64 bit Arm* Cortex*-A53
하드 암호화 블록
2
하드 메모리 컨트롤러
외장 메모리 인터페이스(EMIF)
DDR4, QDR IV

I/O 사양

최대 사용자 I/O 수
480
I/O 표준 지원
1.2 V LVCMOS, 1.8 V LVCMOS, SSTL, POD, HSTL, HSUL, Differential SSTL, Differential POD, Differential HSTL, Differential HSUL, True Differential Signaling
최대 LVDS 쌍
240
최대 비제로 복귀(NRZ) 트랜시버
16
최대 비제로 복귀(NRZ) 데이터 속도
58 Gbps
최대 펄스 진폭 변조(PAM4) 트랜시버
12
최대 펄스 진폭 변조(PAM4) 데이터 속도
116 Gbps
트랜시버 프로토콜 하드 IP
CXL, PCIe Gen5, 10/25/50/100/200/400G Ethernet

고급 기술

하이퍼 레지스터
FPGA 비트스트림 보안

패키지 사양

패키지 옵션
R1805A