문서 ID: 000037237 콘텐츠 형태: 제품 정보 및 문서 마지막 검토일: 2021-07-29

AES-NI가 "lscpu" 명령에서 감지되지 않는 이유는 무엇입니까?

환경

linux

BUILT IN - ARTICLE INTRO SECOND COMPONENT
요약

AES-NI를 보고하지 않는 Linux "lscpu" 명령에 대한 정보

설명

모든 문서에 고급 암호화 표준 새 명령어(AES-NI)가 프로세서에서 지원된다고 기술되어 있습니다. 그러나 CPU 플래그에는 표현되지 않습니다.

참고데이터 플레인 개발 키트(DPDK)는 컴파일되지 않습니다.


아래 lscpu 명령 출력을 예시로 참조하십시오(굵은 플래그 줄에 AES-IN 없음):

lscpu 
아키텍처: x86_64
CPU op-mode: 32비트, 64비트
Byte Order: Little Endian
CPU: 8
라인 CPU 목록: 0-7
코어당 스레드: 2
소켓당 코어: 4
소켓: 1
NUMA 노드: 1
공급업체 ID: 정품인텔
CPU 가족: 6
모델: 63
모델 이름: 인텔® 제온® CPU E5-1630 v3 @ 3.70GHz
스테핑: 2
CPU MHz: 1201.777
CPU 최대 MHz: 3800.0000
CPU 최소 MHz: 1200.0000
BogoMIPS: 7399.67
가상화: VT-x
L1d 캐시: 32K
L1i 캐시: 32K
L2 캐시: 256K
L3 캐시: 10240K
NUMA 노드0 CPU: 0-7
'플래그: fpu vme de pse tsc msr pae mce cx8 apic sep mtrr pge mca cmov pat pse36 clflush dts acpi mmx fxsr sse sse2 ss ht tm pbe syscall nx p dpe1gb rdtscp lm constant_tsc arch_perfmon pebs bts rep_good nopl xtopology nonstop_tsc aperfmperf eagerfpu pni pclmulq dtes64 모니터 ds_cpl vmx smx est tm2 ssse 3 sdbg fma cx16 xtpr pdcm pcid dca sse4_1 sse4_2 x2apic movbe popcnt tsc_deadline_timer xsave avx f16c rdrand lahf_lm abm epb invpcid_single ibrs ibpb stibp kaiser tpr_shadow vnmi flexpriority ept vpid fsgsbase tsc_adjust bmi1 avx2 smep bmi2 erms invpcid cqm xsaveopt cqm_llc cqm_occup_llc dtherm ida arat plnpts


 

해결 방법

프로세서 모델이 AES-NI를 지원하는 모델에 나열되어 있는지 않습니다. 이를 위해, 당사의 제품 사양 고급 검색 으로 이동하십시오. 이 경우,인텔® Processor Identification Utility(부트 가능한버전)가 여전히 AES-NI를 감지하지 않는 경우, 이 유틸리티 보고서 연락하여 진단을 문의하십시오.

보증 제외

1

본 사이트의 모든 게시물 및 콘텐츠 사용은 Intel.com 이용 약관이 적용됩니다.

이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.