문서 ID: 000073855 콘텐츠 형태: 문제 해결 마지막 검토일: 2020-05-26

다른 인텔® Quartus® Prime Software 프로젝트에서 생성된 2단계 비트스트림을 사용할 때 Linux에서 FPGA 컨피그레이션이 실패하고 인텔® Stratix® 10 SX 디바이스에서 u-boot가 실패하는 이유는 무엇입니까?

환경

  • 인텔® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    중요 문제

    설명

    인텔® Quartus® Prime Pro Edition 소프트웨어 버전 20.1 이하의 문제로 인해, Phase 1 및 Phase 2 비트스트림이 서로 다른 인텔® Quartus® Prime Pro Edition 소프트웨어 프로젝트에서 생성된 경우 HPS 첫 번째 부팅 흐름의 일부인 Linux/u-boot의 FPGA 구성이 인텔® Stratix® 10 SX 장치를 대상으로 하는 설계에 실패할 수 있습니다.

    다음과 같은 오류가 표시될 수 있습니다.

    Stratix10 SoC FPGA 관리자 soc:firmware:svc:fpga-mgr: 오류 - 포기 - SVC_STATUS_RECONFIG_ERROR

    Stratix10 SoC FPGA 관리자 soc:firmware:svc:fpga-mgr: s10_ops_write 모든 버퍼가 해제된 것은 아닙니다.

    fpga_manager fpga0: FPGA에 이미지 데이터를 쓰는 동안 오류 발생

    해결 방법

    인텔® Quartus® Prime Pro Edition 소프트웨어 v19.1에서 이 문제를 해결하려면:

    인텔® Quartus® Prime Pro Edition 소프트웨어 v19.1에 대한 이 문제를 해결하기 위한 패치를 사용할 수 있습니다. 다음 패치 0.13을 다운로드하여 설치합니다.

    패치를 설치한 후 Readme 파일의 단계를 따릅니다.

    인텔® Quartus® Prime Pro Edition 소프트웨어 버전 19.2, 19.3 및 19.4에서 이 문제를 해결하려면:

    • 19.1-0.13 readme에 설명된 INI 설정이 있어야 합니다.

    인텔® Quartus® Prime Pro Edition 소프트웨어 버전 20.1 이상에서 이 문제를 해결하려면:

    • 다음 전역 할당을 <프로젝트 이름>.qsf 설정 파일에 추가해야 합니다.
      • set_global_assignment -name INI_VARS "asm_constant_hpsio_hash = 켜기"

    이 문제는 인텔® Quartus® Prime Pro Edition 소프트웨어의 향후 릴리스에서 해결될 예정입니다.

    관련 제품

    이 문서는 다음 항목에 적용됩니다. 2 제품

    인텔® Stratix® 10 TX FPGA
    인텔® Stratix® 10 SX SoC FPGA

    이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.