문서 ID: 000073982 콘텐츠 형태: 문제 해결 마지막 검토일: 2020-09-04

주변 기기를 FPGA로 내보낼 때 HPS 클럭이 핸드오프 파일에 반영되지 않는 이유는 무엇입니까?

환경

  • 인텔® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    설명

    버전 19.4부터 인텔® Quartus® Prime Pro Edition 소프트웨어의 문제로 인해 플랫폼 디자이너가 핸드오프 파일을 제대로 생성하지 못할 수 있습니다.

    이 문제는 Intel Agilex® 7 장치를 포함하는 설계와 주변 장치를 FPGA 패브릭으로 내보낼 때 관찰할 수 있습니다.

    해결 방법

    이 문제를 해결하려면 인텔® Quartus® 플랫폼 디자이너 도구로 이동하여 HPS IP 구성 요소를 인스턴스화하고 다음 변경 내용을 적용합니다.

    1. Pin Mux, and Peripherals --> Advanced --> Advanced IP Placement(고급 IP 배치)로 이동하여 HPS 클럭을 포함한 HPS IO를 추가하고 Apply Selections(선택 항목 적용)를 클릭합니다.

    2. Pin Mux and Peripherals --> Advanced --> Advanced FPGA Placement로 이동하여 내보내기 FPGA(예: SPI Master)를 추가하고 Apply Selections(선택 항목 적용)를 클릭합니다.

    3. Pin Mux, and Peripherals(핀 멀티플렉서 및 주변 장치) --> Advanced(고급) --> Advanced IP Placement(고급 IP 배치)로 돌아가서 Apply Selections(선택 항목 적용)를 다시 클릭합니다.

    * 위의 3단계는 사용자가 고급 FPGA 배치 페이지를 수정할 때마다 수행해야 적절한 핸드오프 파일이 생성되고 주변 장치 작동이 발생합니다.

    이 문제는 인텔® Quartus® Prime Pro Edition 소프트웨어 버전 21.1부터 해결됩니다.

    관련 제품

    이 문서는 다음 항목에 적용됩니다. 1 제품

    인텔® Agilex™ FPGAs 및 SoC FPGAs

    이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.