문서 ID: 000074027 콘텐츠 형태: 오류 메시지 마지막 검토일: 2016-12-13

오류:18496 핀 위치(pad_)<name>의 출력 <name> 이 핀 <number><name>위치 <name> (pad_<number></number></name>)의</name> PLL 클럭 입력 핀()에 너무 가깝습니다.</number></name></name>

환경

  • 인텔® Quartus® Prime Standard Edition
  • All

    BUILT IN - ARTICLE INTRO SECOND COMPONENT
    설명

    Quartus® Prime 소프트웨어 버전 16.0 이하의 문제로 인해 MAX® 10 E144 패키지 설계가 다음 조건의 Windows OS에서 컴파일될 때 이 Fitter 오류가 표시될 수 있습니다.

    1. PLL 신호 (비 PLL 입력 클럭 신호)를 PLL 입력 클럭 핀에 연결

    2. PLL 신호(비 PLL 입력 클럭 신호)에 연결된 PLL 입력 클럭 핀 옆에 할당된 출력 핀

    해결 방법

    Quartus Prime Standard Edition 소프트웨어 버전 16.1에서 이 문제를 해결하기 위한 패치를 사용할 수 있습니다. 아래의 해당 링크에서 패치 0.01cb를 다운로드하여 설치하십시오. 추가 정보는 readme를 읽어 보십시오.

    Windows용 Quartus Prime Standard 소프트웨어 버전 16.1 패치 0.01cb 다운로드(.exe)

    Quartus Prime 표준 소프트웨어 버전 16.1 패치 0.01cb Readme(.txt) 다운로드

    이 문제는 Quartus Prime Standard 소프트웨어 버전 16.1 업데이트 2에서 해결되었습니다.

    관련 제품

    이 문서는 다음 항목에 적용됩니다. 1 제품

    인텔® MAX® 10 FPGA

    이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.