문서 ID: 000074176 콘텐츠 형태: 오류 메시지 마지막 검토일: 2021-04-21

오류(18515): 하나의 전용 refclk 핀 xxx를 IOPLL로 라우팅하려고 했습니다. x IOPLL을 공급하려면 이 신호를 전역 클록으로 승격해야 합니다.

환경

    인텔® Quartus® Prime Pro Edition
BUILT IN - ARTICLE INTRO SECOND COMPONENT
설명

이 오류는 인텔® Quartus® Prime Pro Edition 소프트웨어 버전 17.1 이상에서 여러 IOPLL이 인텔® Stratix® 10 장치의 전용 참조 클럭에 의해 직접 구동되는 경우 나타날 수 있습니다.

해결 방법

이 오류를 방지하려면 참조 클럭을 Quartus 설정 파일(.qsf)의 다음 제약 조건이 있는 글로벌 클럭으로 승격합니다.

set_instance_assignment -name GLOBAL_SIGNAL GLOBAL_CLOCK -to xxx

관련 제품

이 문서는 다음 항목에 적용됩니다. 1 제품

인텔® Stratix® 10 FPGA 및 SoC FPGA

1

이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.