예, Cyclone® IV 장치의 I/O 전력에 대한 전력 예측 도구에 문제가 있습니다. EPE(Early Power Estimator)와 Quartus® II PowerPlay 전력 분석기는 모두 SSTL 및 HSTL I/O 표준에 필요한 오프칩 종단 저항기의 전력 소비를 보고하지 않습니다.
SSTL 및 HSTL과 같은 전압 참조 표준을 사용할 때 오프칩 종단 저항을 통해 소모되는 전류를 추정하기 위해 보드 토폴로지를 기반으로 IBIS 시뮬레이션을 실행할 수 있습니다. 출력 버퍼 구성과 일치하는 IBIS 모델 및 원엔드 디바이스의 입력 모델을 선택해야 합니다. 보드에 병렬 종단이 있는 경우 이를 포함해야 합니다. 맨 끝 끝 장치에서 온칩 또는 온다이 종단을 사용하는 경우 적절한 IBIS 모델을 선택해야 합니다.
출력 구동 high와 출력 구동 low를 모두 시뮬레이션하여 전류 값을 구한 다음 아래 방정식에서 두 전류 값의 평균을 사용할 수 있습니다.
ICCIO = 출력 평균 전류 * 출력 수 / bidir 핀 * 출력 활성화 %
이 ICCIO 전류는 EPE 및 Quartus II PowerPlay 전력 분석기에서 추정한 것과 함께 고려해야 합니다.