문서 ID: 000074533 콘텐츠 형태: 문제 해결 마지막 검토일: 2017-11-23

Arria 10 다중 장치 활성 직렬 구성 구성표에서 구성 오류가 표시되는 이유는 무엇입니까?

환경

BUILT IN - ARTICLE INTRO SECOND COMPONENT
설명

Arria® 10 AS(Active Serial)에서 슬레이브 장치의 구성 비트스트림이 EPCQ-L 다이 경계를 넘어 확장되면 다중 장치 구성이 실패합니다.

  • EPCQ-L1024에는 4x256Mb 다이가 있습니다.
  • EPCQ-L512에는 2x256Mb 다이가 있습니다.

마스터 장치가 구성되면 EPCQ-L 플래시에서 비트스트림을 계속 읽어 슬레이브 장치를 구성합니다. Arria® 10 장치 제어 블록은 EPCQ-L 다이 경계를 넘을 때 추가 읽기 명령을 실행합니다.

이 추가 명령으로 인해 구성 중에 슬레이브 장치가 예기치 않은 데이터를 읽게 됩니다. 이 문제는 모든 Arria® 10 장치에 영향을 줍니다.

해결 방법

비트스트림을 압축하고 마스터 슬레이브 장치 구성 비트스트림이 모두 EPCQ-L 장치의 256Mb 다이 경계 내에 저장되도록 합니다.

관련 제품

이 문서는 다음 항목에 적용됩니다. 1 제품

인텔® Arria® 10 FPGA 및 SoC FPGA

이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.