문서 ID: 000074691 콘텐츠 형태: 문제 해결 마지막 검토일: 2017-08-28

인텔® MAX® 10 장치에 대한 POF 파일 프로그래밍 중에 일부 I/O 핀이 LOW(GND)로 구동되는 것을 관찰하는 이유는 무엇입니까?

환경

  • 인텔® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    설명

    인텔® MAX® 10 장치 .pof 파일을 프로그래밍하는 동안 인텔® Quartus® Prime 소프트웨어 프로그래머는 먼저 플래시 프로그래밍 중에 데이터 전송을 지원하기 위해 사전 컴파일된 .sof 이미지로 인텔 MAX 10 FPGA CRAM을 구성합니다. 이 사전 컴파일 .sof 이미지는 전체 .pof 파일 프로그래밍 시간을 개선하는 데 도움이 됩니다. 인텔 MAX 10 장치는 .pof 파일을 프로그래밍하는 동안 사용자 모드에 있으며 모든 I/O 핀 상태 및 설정은 사전 컴파일된 .sof 이미지에 의해 결정됩니다. 그러나 일부 인텔 MAX 10 장치에 대한 사전 컴파일 .sof 이미지에는 실제 하드웨어 패키지 핀아웃과 비교하여 호환되지 않는 I/O 핀 설정이 있습니다. 따라서 .pof 파일을 프로그래밍하는 동안 인텔 MAX 10 장치 I/O 핀 중 일부가 실수로 GND로 구동됩니다. 올바른 I/O 핀 상태는 인텔 MAX 10 장치에 대한 .pof 파일 프로그래밍 중에 세 번 명시되어야 합니다.

    버전 17.0 이전의 인텔 Quartus Prime Software 프로그래머를 사용할 때 영향을 받는 인텔 MAX 10 장치는 다음과 같습니다.

    • 모든 10M40D*F672, 10M08D*U324, 10M08S*E144, 10M04D*U324, 10M04S*U169, 10M04S*E144, 10M02S*U169 및 10M02S*E144 장치.
    해결 방법

    이 문제는 인텔® Quartus® Prime Pro Edition 소프트웨어 버전 17.0부터 해결됩니다.

    관련 제품

    이 문서는 다음 항목에 적용됩니다. 1 제품

    인텔® MAX® 10 FPGA

    이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.