문서 ID: 000075628 콘텐츠 형태: 문제 해결 마지막 검토일: 2021-04-07

인텔 Cyclone® 10 GX, 인텔 Arria® 10 및 인텔 Stratix 10 장치의 HDMI* RX 인텔 FPGA IP GUI에 SCDC 장치 ID 문자열을 입력할 때 인텔® Quartus® Prime 합성 오류가 표시되는 이유는 무엇입니까?

환경

    인텔® Quartus® Prime Pro Edition
    HDMI* 인텔® FPGA IP
BUILT IN - ARTICLE INTRO SECOND COMPONENT
설명

인텔 Quartus Prime 소프트웨어 버전 21.1 및 이전 버전의 버그로 인해 인텔 Cyclone 10 GX, 인텔 Arria 10 및 인텔 Stratix 10 장치용 HDMI RX 인텔 FPGA IP GUI에 SCDC 장치 ID 문자열을 입력할 때 다음과 유사한 합성 오류가 표시될 수 있습니다.

오류(16950): Verilog HDL error at hdmi_rx_altera_hdmi_1960_<randon_string>.v(30): 10진수 상수 1311694441950491202가 너무 커서 대신 844116546 사용합니다.

오류(13363): Verilog HDL 오류 hdmi_rx_altera_hdmi_1960_<randon_string>.v(412): 이전 오류로 인해 모듈 "hdmi_rx_altera_hdmi_1960_<random_string>"이 무시되었습니다.

해결 방법

이 문제를 해결하려면 다음 위치에 있는 다음 파일을 편집할 수 있습니다.


.. \hdmi_rx\hdmi_rx\altera_hdmi_1960\synth\hdmi_rx_altera_hdmi_1960_<randon_string>.v

이것을 바꿔라.

매개변수[63:0] SCDC_DEVICE_STRING = 1311694441950491202,


이에
매개변수[63:0] SCDC_DEVICE_STRING = 64'd1311694441950491202,

이 문제는 인텔® Quartus® Prime Pro Edition 소프트웨어 버전 21.1부터 해결됩니다.

관련 제품

이 문서는 다음 항목에 적용됩니다. 3 제품

인텔® Stratix® 10 FPGA 및 SoC FPGA
인텔® Cyclone® 10 GX FPGA
인텔® Arria® 10 FPGA 및 SoC FPGA

1

이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.