문서 ID: 000075818 콘텐츠 형태: 문제 해결 마지막 검토일: 2013-07-02

PCI Express IP 코어용 Arria V 및 Cyclone V 하드 IP Gen3 시스템에서 불안정한 링크 교육

환경

    인텔® Quartus® II 구독 에디션
BUILT IN - ARTICLE INTRO SECOND COMPONENT

중요 문제

설명

Gen3 머신의 링크 학습은 Arria 불안정할 수 있습니다. 버전 12.0의 PCI Express IP 코어용 V 및 Cyclone V 하드 IP Quartus II 소프트웨어 SP2. Altera 마더보드에서 이 문제를 관찰했습니다. 인텔 아이비 브릿지 및 샌디 브릿지 프로세서를 사용합니다.

해결 방법

이 문제는 Quartus II 소프트웨어 버전 12.1에서 해결되었습니다.

관련 제품

이 문서는 다음 항목에 적용됩니다. 2 제품

Arria® V FPGA 및 SoC FPGA
Cyclone® V FPGA 및 SoC FPGA

1

이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.