문서 ID: 000075951 콘텐츠 형태: 오류 메시지 마지막 검토일: 2012-09-11

오류: 핀에 대한 I/O 표준 할당 3.0V LVTTL은 장치에서 지원되지 않습니다.

환경

BUILT IN - ARTICLE INTRO SECOND COMPONENT
설명

원래 Stratix III 장치를 대상으로 제작된 Quartus® II 소프트웨어에서 Stratix® IV 장치를 사용하여 설계를 컴파일할 때 이 오류 메시지를 받게 됩니다. Stratix III와 Stratix IV E 장치 간에 장치 마이그레이션이 가능합니다. 그러나 알아야 할 차이점 중 하나는 이 두 장치 제품군 간에 3.3V LVTTL 및 3.3V LVCMOS I/O 표준이 정의되는 방식입니다.

Stratix III 장치는 3.0V VCCIO 및 3.3V VCCIO로 LVTTL 및 LVCMOS I/O 표준을 지원합니다. Stratix III 장치의 I/O 표준으로 "3.3-V LVTTL/LVCMOS" 또는 "3.0-V LVTTL / LVCMOS"를 선택할 수 있으며 VCCIO는 3.3V 또는 3.0V I/O 표준 선택에 따라 설정됩니다. 3.3V VCCIO를 지원하지 않는 Stratix IV 장치와 호환되려면 Stratix IV E 마이그레이션을 계획한 경우 Stratix III 장치를 대상으로 하는 설계에서 "3.0-V LVTTL/LVCMOS" I/O 표준을 선택해야 합니다.

JEDEC 명명 규칙과 일관성을 유지하기 위해 Stratix IV 장치를 사용하면 Quartus II 소프트웨어의 I/O 표준으로 "3.3-V LVTTL/LVCMOS"를 선택할 수 있으며 "3.0-V LVTTL/LVCMOS"는 선택할 수 없습니다. Stratix IV 장치는 3.0V VCCIO를 사용하여 3.3V LVTTL 및 3.3V LVCMOS I/O 표준과 호환됩니다. Stratix III 장치에서 Stratix IV E 장치로 설계를 마이그레이션하는 경우, 설계가 Stratix IV E 장치에서 성공적으로 컴파일될 수 있도록 "3.0-V LVTTL / LVCMOS"를 사용하는 모든 I/O 표준을 "3.3-V LVTTL / LVCMOS"로 변경해야 합니다.

관련 제품

이 문서는 다음 항목에 적용됩니다. 3 제품

Stratix® IV GT FPGA
Stratix® IV GX FPGA
Stratix® IV E FPGA

1

이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.