문서 ID: 000075982 콘텐츠 형태: 문제 해결 마지막 검토일: 2015-01-01

HardCopy 장치의 프로그래밍 가능 로직 장치 PLD 구성 핀으로 무엇을 할 수 있습니까?

환경

  • 인텔® Quartus® II 구독 에디션
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    설명

    HardCopy® 장치에서는 세 가지 작동 모드 중 하나를 선택할 수 있습니다. 각 모드에는 서로 다른 구성 핀 요구 사항이 있습니다. 다음은 모드에 대한 간략한 설명입니다.

    1. 즉시 켜짐

    CONF_DONE 핀은 POR(Power-On Reset) 지연 후 하이가 됩니다. 이 경우 구성 입력 핀은 부동 상태로 둘 수 있습니다.

    2. 지연으로 즉시 켜짐

    CONF_DONE 핀은 POR 지연 후 50ms 후에 최고가 됩니다. 이 경우 구성 입력 핀은 부동 상태로 둘 수 있습니다.

    3. PLD 구성 에뮬레이션

    HardCopy 구성 제어 및 클럭 입력 핀은 PLD와 동일한 방식으로 구동되어야 하며 어떤 입력도 부동 상태로 남아 있지 않을 수 있습니다. SRAM 기반 장치의 구성 핀 상태에 대한 자세한 내용은 구성 핸드북을 참조하십시오.

    모든 경우에 nSTATUS, nCONFIG, DCLK 및 DATA 핀에 대한 작업은 HardCopy 장치에서 무시됩니다.

    관련 제품

    이 문서는 다음 항목에 적용됩니다. 1 제품

    인텔® 프로그래밍 가능 장치

    이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.