문서 ID: 000075999 콘텐츠 형태: 문제 해결 마지막 검토일: 2012-09-11

함수와 함께 제공되는 벡터 파형 파일(.vwf)을 사용하여 QuartusTM 소프트웨어에서 pci_mt32 MegaCore®를 시뮬레이션할 때 로직 경합 오류가 발생하는 이유는 무엇입니까?

환경

BUILT IN - ARTICLE INTRO SECOND COMPONENT
설명 자동 I/O 패드 삽입 옵션을 켠 상태에서 타사 합성 도구를 사용하여 PCI 기능이 포함된 설계를 컴파일하는 경우 로직 경합 오류가 발생할 수 있습니다. 이 옵션이 켜져 있으면 함수의 양방향 핀이 EDIF 또는 Verilog Quartus 매퍼 파일(.vqm)에서 올바르게 변환되지 않습니다.

I/O 패드 삽입 옵션을 해제하려면 다음과 같이 하십시오.

공감성:

  1. 장치 옵션 선택(대상 메뉴)을 선택합니다.
  2. I/O 삽입 사용 안 함 확인란을 선택합니다.

LeonardoSpectrum 크랙:

Optimize(최적화) 탭에서 Add I/O pads(I/O 패드 추가) 옵션의 선택을 취소합니다.

FPGA 컴파일러 II/ FPGA 컴파일러 II Altera판

  1. [Create Implementation]([Synthesis] 메뉴)을 선택합니다.
  2. I/O 패드 삽입 안 함 옵션을 선택합니다.

관련 제품

이 문서는 다음 항목에 적용됩니다. 1 제품

인텔® 프로그래밍 가능 장치

이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.