문서 ID: 000076116 콘텐츠 형태: 문제 해결 마지막 검토일: 2011-11-09

CPRI MegaCore 기능 v10.1 사용 설명서의 MII 인터페이스 설명 오류가 포함되어 있습니다.

환경

  • 인텔® Quartus® II 구독 에디션
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    중요 문제

    설명

    CPRI MegaCore 기능 v10.1 사용 설명서에 오류가 포함되어 있습니다. MII 인터페이스 동작의 예. 그림 4-23, CPRI MII 인터페이스 송신기 예 1, CPRI MegaCore 78페이지 Function User Guide 는 MII가 인터페이스를 처리할 수 없습니다. 특히, cpri_mii_txen 신호가 그림과 같이 단일 패킷 전송 중에 토글합니다 4-23, 들어오는 데이터가 CPRI에서 올바르게 전송되지 않습니다. 링크.

    그림 4-23이나 설명의 어떤 부분에도 의존해서는 안 됩니다 이는 토글링 cpri_mii_txen 입력 신호를 설명합니다. 대신 같은 페이지의 그림 4-24, CPRI MII 인터페이스를 참조하십시오. 송신기 Example 2.

    그림 4-26, RE 전송 시 CPRI MII 인터페이스 신호 또는 REC 마스터 및 RE 슬레이브 수신 시에도 이 동작이 표시됩니다. CPRI MegaCore 기능 4페이지의 그림 26-80을 교체합니다. 다음 그림의 사용 설명서 .

    RE 또는 REC 마스터 전송 시 수정된 CPRI MII 인터페이스 신호 그리고 RE 슬레이브를 받을 때

    이 문서 문제는 모든 CPRI MegaCore 기능에 영향을 미칩니다 MII 인터페이스로 구성된 변형.

    CPRI IP 코어 MII 인터페이스에서 수신된 데이터는 전송되지 않습니다. 데이터가 외부에서 시작되는 경우 CPRI 링크에서 올바르게 신호를 토글하는 cpri_mii_txen 이더넷 블록 CPRI IP 코어에 대한 입력.

    해결 방법

    CPRI MegaCore 기능의 그림 4-23을 참조하지 마십시오. v10.1 사용자 안내서. 대신 그림 4-24 및 설명을 참조하십시오 외부 이더넷 블록의 올바른 동작을 위해.

    이 문제는 버전 11.0에서 해결되었습니다. CPRI MegaCore 기능 사용 설명서. 잘못된 수치는 다음과 같습니다. 제거.

    관련 제품

    이 문서는 다음 항목에 적용됩니다. 1 제품

    인텔® 프로그래밍 가능 장치

    이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.