문서 ID: 000076395 콘텐츠 형태: 설치 및 설정 마지막 검토일: 2015-10-14

Quartus® II 소프트웨어 버전 15.0에서 컴파일할 때 설계에 타이밍 위반이 있는 이유는 무엇입니까?

환경

  • 인텔® Quartus® II 구독 에디션
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    설명

    Windows용 Quartus® II 소프트웨어 버전 15.0 업데이트 1 및 업데이트 2의 문제로 인해 다음 조건을 충족하는 경우 설계가 타이밍에 실패할 수 있습니다.

    1. 대상 장치가 Stratix® V 또는 Arria® V GZ인 경우
    2. 디자인은 트랜시버를 구현합니다.

    Linux용 Quartus® II 소프트웨어 버전 15.0 업데이트 1 및 업데이트 2는 이 문제의 영향을 받지 않습니다.

    해결 방법

    이 문제를 해결하려면 아래 링크에서 Quartus® II 버전에 적합한 패치를 다운로드하여 설치하십시오. 패치를 설치하기 전에 Quartus® II 소프트웨어 버전을 설치해야 합니다.

    이 문제는 Quartus® Prime 소프트웨어 버전 15.1부터 해결됩니다.

      관련 제품

      이 문서는 다음 항목에 적용됩니다. 2 제품

      Arria® V FPGA 및 SoC FPGA
      Stratix® V FPGA

      이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.