문서 ID: 000076464 콘텐츠 형태: 문제 해결 마지막 검토일: 2012-06-28

RapidIO IP 코어 고객 테스트벤치가 기준 클록 주파수가 일치하지 않는 일부 Arria V 변형에 대한 시뮬레이션에 실패

환경

  • 인텔® Quartus® II 구독 에디션
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    중요 문제

    설명

    RapidIO MegaCore 기능 x1 5.00Gbaud용 테스트벤치 Arria V 장치를 대상으로 하는 변형은 다음과 같은 이유로 시뮬레이션에 실패할 수 있습니다. 바이트 순서 불일치를 유발하는 기준 클럭 주파수의 RX 트랜시버에서.

    해결 방법

    이 문제를 방지하려면 참조 클럭 주파수를 생성하기 전에 RapidIO 매개변수 편집기에서 200 MHz 또는 500 MHz RapidIO MegaCore 기능.

    이 문제는 RapidIO MegaCore 버전 11.1 SP2에서 해결되었습니다 함수.

    관련 제품

    이 문서는 다음 항목에 적용됩니다. 1 제품

    Stratix® FPGA

    이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.