문서 ID: 000076958 콘텐츠 형태: 오류 메시지 마지막 검토일: 2019-07-23

오류(175001): Fitter는 내부에 있는 1개의 핀을 배치할 수 없습니다. <esram_name></esram_name>

환경

  • 인텔® Quartus® Prime Pro Edition
  • eSRAM 인텔® FPGA IP
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    설명

    인텔® eSRAM IP를 인스턴스화하는 프로젝트를 컴파일할 때 이 오류 메시지와 입력 참조 클럭을 참조하는 다음과 유사한 정보 메시지가 표시될 수 있습니다.

    오류(175001): Fitter는 <esram_name> 이내에 있는 1개의 핀을 배치할 수 없습니다.

    Info(14596): 실패한 구성 요소에 대한 정보:

    정보 (175028) : 핀 이름 : <esram_refclk_name>

    이 피팅 오류가 발생하는 이유는 eSRAM 입력 PLL 기준 클록에 프로젝트의 LVDS I/O 표준 할당이 없기 때문입니다.

    해결 방법

    eSRAM 입력 PLL 참조 클럭은 LVDS I/O 표준만 지원하지만 인텔® eSRAM IP 자체에는 이 할당이 포함되지 않습니다.

    eSRAM PLL 참조 클럭에 대한 LVDS I/O 표준 qsf 할당추가하고 FPGA의 상단 또는 하단 가장자리에 있는 전용 입력 클럭 핀(CLK_ESRAM_[0,1]p/n)에 배치합니다.

    관련 제품

    이 문서는 다음 항목에 적용됩니다. 1 제품

    인텔® Stratix® 10 MX FPGA

    이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.