문서 ID: 000077271 콘텐츠 형태: 오류 메시지 마지막 검토일: 2013-02-25

오류(169058): 입력 I/O 핀의 I/O 표준 HiSpi에는 종단 로직 옵션 설정 차등이 없습니다.

환경

    인텔® Quartus® II 구독 에디션
BUILT IN - ARTICLE INTRO SECOND COMPONENT
설명

Quartus® II 소프트웨어 버전 12.1 이하의 문제로 인해 차동 온칩 종단(OCT)과 함께 HiSpi I/O 표준을 사용할 때 이 오류 메시지가 표시될 수 있습니다. 이 문제는 Cyclone® V 장치를 대상으로 하는 설계에 영향을 줍니다.

해결 방법

이 문제를 해결하려면 LVDS I/O 표준을 사용하십시오.

이 문제는 Quartus II 소프트웨어 버전 12.1 SP1부터 해결됩니다.

관련 제품

이 문서는 다음 항목에 적용됩니다. 6 제품

Cyclone® V SX SoC FPGA
Cyclone® V GT FPGA
Cyclone® V GX FPGA
Cyclone® V ST SoC FPGA
Cyclone® V E FPGA
Cyclone® V SE SoC FPGA

1

이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어서는 안 됩니다. 이 페이지의 영어 버전과 번역 사이에 모순이 있는 경우 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.