문서 ID: 000077416 콘텐츠 형태: 문제 해결 마지막 검토일: 2019-05-28

인텔® Stratix®10 L 또는 H-Tile 장치에서 사용되지 않는 트랜시버 채널이 시간이 지남에 따라 성능이 저하되는 이유는 무엇입니까?

환경

    인텔® Quartus® Prime Pro Edition
BUILT IN - ARTICLE INTRO SECOND COMPONENT
설명

인텔® Stratix® 10 L 또는 H-Tile 트랜시버에서 사용되지 않는 트랜시버 채널은 인텔® Quartus® Prime 소프트웨어 버전 18.1.0 이하를 사용할 때 시간이 지남에 따라 성능이 저하될 수 있습니다.

인텔 Quartus Prime 소프트웨어는 설계에 사용되지 않는 트랜시버 채널이 포함된 경우 경고 메시지를 생성합니다. 경고 메시지는 다음 QSF(Quartus 설정 파일) 설정으로 제대로 보존되지 않을 경우 사용되지 않는 채널의 성능이 시간이 지남에 따라 저하될 수 있음을 나타냅니다.

전역 할당

set_global_assignment -name PRESERVE_UNUSED_XCVR_CHANNEL 켜짐

핀별 할당

set_instance_assignment -name PRESERVE_UNUSED_XCVR_CHANNEL ON -에서 pin_name

예를 들어, PIN_U34를 사용하는 경우 는 PIN_U34가 아니라 U34로 지정됩니다. Fitter는 PIN_U34가 <pin_name>로 사용되는 경우 할당을 무시합니다.

인텔 Quartus Prime 소프트웨어 버전 18.1.0 이하에서는 QSF 할당이 올바르지 않습니다.

해결 방법

인텔® Stratix® 10L 또는 H-타일 트랜시버에서 사용되지 않는 트랜시버 채널의 성능을 유지하려면 인텔® Quartus® Prime 소프트웨어 버전 18.1.1 이상에서 설계를 다시 컴파일해야 합니다.

관련 제품

이 문서는 다음 항목에 적용됩니다. 4 제품

인텔® Stratix® 10 MX FPGA
인텔® Stratix® 10 TX FPGA
인텔® Stratix® 10 SX SoC FPGA
인텔® Stratix® 10 GX FPGA

1

이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.