문서 ID: 000077914 콘텐츠 형태: 문제 해결 마지막 검토일: 2014-06-04

HPS_nRST 또는 HPS_nPOR 신호가 어설션될 때 JTAG 체인이 끊어지는 이유는 무엇입니까?

환경

BUILT IN - ARTICLE INTRO SECOND COMPONENT
설명

Arria® V SoC 및 Cyclone® V SoC 장치의 하드 프로세서 시스템(HPS) JTAG 포트(HPS_TCK, HPS_TMS, HPS_TDI, HPS_TDO)는 HPS_nRST 또는 HPS_nPOR 가 어설션될 때 테스트 로직 리셋으로 유지됩니다.

해결 방법

FPGA 구성 또는 경계 스캔을 수행하려면 다음 중 하나가 충족되는지 확인합니다.

  • HPS 포트는 HPS_nRST 또는 HPS_nPOR 가 어설션되는 동안 JTAG 체인에 포함되지 않습니다.
  • Tthe JTAG 체인을 사용하기 전에 HPS_nRST 또는 HPS_nPOR 해제됩니다.

HPS JTAG 포트는 구성 또는 경계 스캔에 사용되지 않으며 디버거 액세스에만 사용됩니다.

관련 제품

이 문서는 다음 항목에 적용됩니다. 5 제품

Arria® V ST SoC FPGA
Cyclone® V SX SoC FPGA
Arria® V SX SoC FPGA
Cyclone® V ST SoC FPGA
Cyclone® V SE SoC FPGA

이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.