문서 ID: 000078044 콘텐츠 형태: 문제 해결 마지막 검토일: 2012-08-13

Cyclone® III 또는 Cyclone® IV 장치에서 ALTASMI_PARALLEL 사용할 때 Quartus® II 소프트웨어는 활성 직렬(AS) 인터페이스 I/O에 2.5V I/O 제약 조건을 적용합니다. 이를 재정의할 수 있는 방법이 있습니까?

환경

BUILT IN - ARTICLE INTRO SECOND COMPONENT
설명

Cyclone® III 또는 Cyclone IV 장치에서 ALTASMI_PARALLEL를 사용할 때 Quartus® II 소프트웨어는 AS 인터페이스 I/O 핀에 2.5V I/O 제약을 적용하므로 설계에 AS 핀이 포함된 뱅크의 VCCIO 설정과 일치하지 않으면 더 적합한 오류가 발생할 수 있습니다.

해결 방법

두 가지 가능한 해결 방법이 있습니다.

해결 방법 1

Assignments(할당) 메뉴로 이동하여 Device(장치)를 선택합니다

장치(Device) 및 고정(Pin) 옵션을 클릭합니다.

카테고리 선택에서 전압클릭합니다

기본값2.5V에서 AS 신호가 포함된 뱅크의 전압으로 변경합니다. (이 설정은 아직 I/O 표준 할당이 없는 모든 I/O에 적용됩니다.)

해결 방법 2

AS 핀이 포함된 뱅크에 대한 디자인 VCCIO 요구 사항을 충족하도록 오류 메시지에 언급된 모든 핀에 I/O 표준을 할당합니다.

아래에 예가 나와 있습니다.

set_instance_assignment -name IO_STANDARD "3.3-V LVTTL" -to "top_altasmi_parallel_l852:top_altasmi_parallel_l852_component|cycloneii_asmiblock2~ALTERA_DCLK"

관련 제품

이 문서는 다음 항목에 적용됩니다. 4 제품

Cyclone® III LS FPGA
Cyclone® III FPGA
Cyclone® IV E FPGA
Cyclone® IV GX FPGA

이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.