문서 ID: 000078163 콘텐츠 형태: 문제 해결 마지막 검토일: 2014-11-28

ALTASMI_PARALLEL 또는 Altera ASMI Parallel IP의 로직 요소 옵션에 저장 페이지 쓰기 데이터의 목적은 무엇입니까?

환경

BUILT IN - ARTICLE INTRO SECOND COMPONENT
설명

로직 요소의 '페이지 쓰기' 데이터 저장 옵션이 ALTASMI_PARALLEL 또는 Altera® ASMI Parallel IP에서 활성화되면 로직 요소 또는 ALM이 장치에 전용 임베디드 메모리 블록 대신 페이지 쓰기용 데이터를 저장하는 데 사용됩니다.

이 옵션을 사용하면 쓰기 작업을 통해 ALTASMI_PARALLEL 사용하거나 ASMI Parallel IP를 Altera 전용 메모리 리소스 사용을 줄일 수 있습니다.

관련 제품

이 문서는 다음 항목에 적용됩니다. 33 제품

Stratix® V GT FPGA
Stratix® V GX FPGA
Stratix® V E FPGA
Stratix® V GS FPGA
Stratix® IV GX FPGA
Cyclone® FPGA
Arria® V GZ FPGA
Cyclone® III LS FPGA
Arria® V GT FPGA
Arria® V ST SoC FPGA
Arria® V SX SoC FPGA
HardCopy™ III ASIC 장치
Cyclone® III FPGA
HardCopy™ IV GX ASIC 장치
Arria® II GZ FPGA
Arria® II GX FPGA
Arria® V GX FPGA
Arria® GX FPGA
Cyclone® II FPGA
Cyclone® V ST SoC FPGA
Stratix® II FPGA
Cyclone® V SX SoC FPGA
Cyclone® V GT FPGA
Cyclone® V E FPGA
Cyclone® V GX FPGA
Cyclone® IV E FPGA
Cyclone® IV GX FPGA
Cyclone® V SE SoC FPGA
HardCopy™ IV E ASIC 장치
Stratix® II GX FPGA
Stratix® III FPGA
Stratix® IV E FPGA
Stratix® IV GT FPGA

1

이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.