문서 ID: 000078173 콘텐츠 형태: 문제 해결 마지막 검토일: 2015-01-26

사용자 지정 클라이언트 인터페이스 변형을 위한 100GbE IP 코어 예제 설계는 컴파일할 수 없습니다.

환경

    인텔® Quartus® II 구독 에디션
BUILT IN - ARTICLE INTRO SECOND COMPONENT

중요 문제

설명

Quartus II 소프트웨어 v14.1이 생성하는 예제 디자인 40-100GbE의 100Gbps 사용자 지정 클라이언트 인터페이스 변형 IP 코어를 성공적으로 컴파일할 수 없습니다.

해결 방법

이 문제를 해결하려면 <example_design_project_directory>/common/alt_e100_packet_client.v 파일, 이 라인을 교체하십시오.

6’hd : status_readdata <= {16’h0,sync_rx_sernum[95:64]};

이 교체 라인과 함께

6’hd : status_readdata <= {16’h0,sync_rx-sernum[15:0]};

이 문제는 40- 및 14.1 업데이트 1 버전에서 해결되었습니다. 100Gbps 이더넷 MAC 및 PHY IP 코어.

관련 제품

이 문서는 다음 항목에 적용됩니다. 1 제품

인텔® 프로그래밍 가능 장치

1

이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.