Quartus® II 소프트웨어 버전 12.1의 문제로 인해 Synopsys VCS 도구 및 Cadence Ncsim 도구에 대해 자동 생성된 시뮬레이션 스크립트를 사용하여 PCI Express® Qsys RootPort 예제 설계를 시뮬레이션할 때 오류가 표시될 수 있습니다.
다음 오류 중 하나가 표시될 수 있습니다.
Vcs
=====
오류-[XMRE] 모듈 간 참조 해상도 오류
.. /.. /<variant>_tb/simulation/submodule/altpcietb_bfm_ep_example_chaining_pipe1b.v, 912
모듈 간 참조를 해결하는 동안 오류가 발견되었습니다.
토큰 'bfm_log_common'. 원래 모듈 'altpcietb_bfm_log_common'.
출처 정보: bfm_log_common.suppressed_msg_mask = msg_mask;
엔심
======
bfm_log_common.suppressed_msg_mask = msg_mask;
|
ncelab: E*,CUVHNF (.. /<variant>_tb/simulation/submodules/altpcietb_bfm_ep_example_chaining_pipen1b.v,910|42): 'bfm_log_common'에서 계층 이름 구성 요소 조회에 실패했습니다.
Quartus® II 소프트웨어 버전 12.1에서 이 문제를 해결하려면 아래에 적용하십시오.
(1) 상단 모듈에 다음 줄을 추가합니다.
와이어 A, B, C, D;
altpcietb_bfm_log_common bfm_log_common (.dummy_out (a));
altpcietb_bfm_req_intf_common bfm_req_intf_common (.dummy_out (b));
altpcietb_bfm_shmem_common bfm_shmem_common (.dummy_out (c));
이 문제는 Quartus® II 소프트웨어의 향후 버전에서 수정될 예정입니다.