문서 ID: 000078402 콘텐츠 형태: 제품 정보 및 문서 마지막 검토일: 2012-09-11

PLL 출력 클럭을 글로벌 클럭 네트워크에 할당하려면 어떻게 해야 합니까?

환경

  • 인텔® Quartus® Prime 디자인 소프트웨어
  • PLL
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    설명

    인텔® Quartus® Prime Software Assignment Editor를 사용하여 PLL 출력 클럭을 글로벌 클럭 네트워크에 할당하거나 .qsf 파일에서 정의할 수 있습니다.

    해결 방법

    아래 단계에 따라 할당을 수행합니다. 과제 편집기에서:

    1) 할당 편집기에서 새 할당을 만든 다음 다음을 설정합니다.

    • 할당 이름 = 글로벌 신호
    • 값 = 글로벌 클럭
    • 사용 = 예
    • To = <노드 이름> (예를 들어, 노드 파인더를 사용하여 PLL 출력 클럭의 노드 이름을 찾습니다(예: "pll1:inst|altpll:altpll_component|pll1_altpll:auto_generated|wire_pll1_clk[0]")

    2) 과제 목록은 과제가 생성된 후 업데이트됩니다.

    3) 디자인을 다시 컴파일합니다.

    4) 컴파일 후 Quartus Prime Standard의 Fitter > Resource Section > Global & Other fast signals 및 Quartus® Prime Pro의 Fitter > Plan Stage > Global & Other fast signals 아래의 "Global and other fast signals" 보고서를 보고 할당을 확인합니다. 이제 출력 클럭이 글로벌 클럭에 연결된 것을 볼 수 있습니다.

    .qsf 파일에 할당을 입력할 때 다음 단계를 수행합니다.

    1) .qsf 파일을 열고 다음을 추가합니다.

    set_instance_assignment -name GLOBAL_SIGNAL "GLOBAL CLOCK" -을 "<node name>으로

    2) 디자인을 다시 컴파일합니다.

    3) 컴파일 후, Quartus Prime Standard의 Fitter > Resource Section > Global & Other fast signals 및 Quartus® Prime Pro의 Fitter > Plan Stage > Global & Other fast signals 아래의 "Global and other fast signals" 보고서를 보고 할당을 확인합니다. 이제 출력 클럭이 글로벌 클럭에 연결된 것을 볼 수 있습니다.

    관련 제품

    이 문서는 다음 항목에 적용됩니다. 1 제품

    인텔® 프로그래밍 가능 장치

    이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.