문서 ID: 000078403 콘텐츠 형태: 오류 메시지 마지막 검토일: 2015-01-01

내부 오류: 하위 시스템: FHSSI, 파일: / quartus/fitter/fhssi/fhssi_dprio.cpp, 라인: 1222 m_tx_pma_inclk_regs[i] != 0

환경

  • 인텔® Quartus® II 구독 에디션
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    설명

     

    Stratix® IV GX 및 Stratix® IV GT 장치의 경우 Quartus® II 소프트웨어 베리슨 9.0은 설계에서 동일한 사용자 로직에 의해 제어되는 여러 ALTGX_RECONFIG 인스턴스화가 있는 경우 이 오류를 생성합니다.

     

    일부 디자인은 위의 오류와 통과 컴파일을 표시하지 않을 수 있습니다. 그러나 런타임 동안 일부 트랜시버 채널의 동적 재구성이 영향을 받을 수 있습니다. 이 문제는 기능 시뮬레이션에 나타나지 않습니다. 이 문제를 해결하려면 Altera Quartus II 소프트웨어 버전 9.0용 패치 0.19를 설치할 것을 권장합니다. 아래 링크에서 적절한 패치를 설치하고 디자인을 컴파일합니다.

    Windows의 경우:

    Quartus II 9.0 Windows.zip용 패치 0.19

     

    Linux의 경우:

    Quartus II 9.0 Linux.tar용 패치 0.19
    Quartus II 9.0 Linux용 패치 0.19(readme.txt)

     

     

    또는 단일 ALTGX_RECONFIG 블록을 사용하여 이 문제를 해결할 수 있습니다.

    이 문제는 Quartus II 소프트웨어의 향후 버전에서 해결될 예정입니다.

     

     

    관련 제품

    이 문서는 다음 항목에 적용됩니다. 1 제품

    Stratix® IV GX FPGA

    이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.