문서 ID: 000078958 콘텐츠 형태: 제품 정보 및 문서 마지막 검토일: 2014-02-19

PCI Express용 하드 IP용 소프트 리셋 컨트롤러를 사용할 때 npor에 대한 재설정 핀 위치를 직접 선택할 수 있습니까?

환경

BUILT IN - ARTICLE INTRO SECOND COMPONENT
설명

npor에 고유한 재설정 핀 위치를 사용하려면 먼저 PCI Express®용 하드 IP를 인스턴스화할 때 hip_hard_reset_hwtcl 매개 변수가 0으로 설정되어 있는지 확인하여 소프트 재설정 컨트롤러를 사용하고 있는지 확인합니다.

.hip_hard_reset_hwtcl (0),

npor 포트를 하드 IP 재설정 신호로 활용하려면 아래와 같이 다음 파일을 편집합니다.

altpcie_sv_hip_128bit_atom.V - Stratix®V용

altpcie_av_hip_128bit_atom.V - Arria® V 및 Cyclone® V용

변경 위치:

.pinperstn(pin_perst)

받는 사람:

.pinperstn((USE_HARD_RESET == 0)?1'b1 : pin_perst)

이제 NPOR 신호에 대한 재설정 핀 위치를 선택할 수 있습니다.

해결 방법

향후 릴리스에서 이 문제를 해결할 계획은 없습니다.

관련 제품

이 문서는 다음 항목에 적용됩니다. 13 제품

Stratix® V GX FPGA
Arria® V GX FPGA
Cyclone® V GT FPGA
Stratix® V GS FPGA
Arria® V GT FPGA
Stratix® V GT FPGA
Arria® V GZ FPGA
Cyclone® V GX FPGA
Arria® V ST SoC FPGA
Arria® V SX SoC FPGA
Cyclone® V SE SoC FPGA
Cyclone® V ST SoC FPGA
Cyclone® V SX SoC FPGA

이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.