문서 ID: 000079098 콘텐츠 형태: 문제 해결 마지막 검토일: 2015-11-20

Arria 10 EMIF에서 DDR3 LRDIMM 및 LPDDR3에 대한 잘못된 핀 매핑

환경

    인텔® Quartus® Prime Pro Edition
BUILT IN - ARTICLE INTRO SECOND COMPONENT

중요 문제

설명

이 문제는 DDR3 LRDIMM 및 LPDDR3 인터페이스에 영향을 미칩니다. Arria 10대 장치.

DDR3 LRDIMM

DDR3를 사용하는 DDR3 LRDIMM 인터페이스의 경우 체계 5: LRDIMM 주소/명령 핀 매핑 체계, IP가 I/O 은행 내 핀 인덱에 핀을 잘못 할당합니다. 다음과 같습니다.

Pin Index PAR_0 47 ALERT_N_0 46 CK_N_1 11 CK_1 10

위의 핀-핀-인덱스 할당은 올바르지 않습니다. Tthe 올바른 할당은 다음과 같습니다.

Pin Index PAR_0 11 ALERT_N_0 10 CK_N_1 47 CK_1 46

LPDDR3

LPDDR3 체계를 사용하는 LPDDR3 인터페이스의 경우 주소/명령 핀 매핑 구성표 1개, IP가 잘못 다음과 같이 I/O 은행 내 핀 인덱스 핀에 핀을 할당합니다.

Pin Index CK_N_3 34 CK_3 33 CK_N_2 32 CK_2 31

위의 핀-핀-인덱스 할당이 올바르지 않습니다. 올바른 할당은 다음과 같습니다.

Pin Index CK_N_3 35 CK_3 34 CK_N_2 33 CK_2 32
해결 방법

이 문제의 해결 방법은 올바른 핀을 적용하는 것입니다. 할당.

이 문제는 버전 15.1에서 해결되었습니다.

관련 제품

이 문서는 다음 항목에 적용됩니다. 1 제품

인텔® 프로그래밍 가능 장치

1

이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.