문서 ID: 000079159 콘텐츠 형태: 문제 해결 마지막 검토일: 2012-06-05

반복 재설정 후 교정 실패 확률이 낮음

환경

  • 인텔® Quartus® II 구독 에디션
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    중요 문제

    설명

    이 문제는 DDR2, DDR3, LPDDR2, RLDRAM II, RLDRAM에 영향을 미칩니다. 3 및 QDR II 제품.

    버전 13.0 이전 버전에서는 작은 가능성이 존재합니다. 보정이 끝없는 루프로 들어가서 완료하지 못할 수 있습니다. 반복된 주장 또는 soft_reset_n.global_reset_n

    이것은 매우 드문 실패입니다. 일반적인 인스턴스입니다. 오류가 반복될 때까지 정상적으로 작동하는 설계로 표시됩니다. 또는 , global_reset_n soft_reset_n 이후 반응하지 않게 됩니다. EMIF 디버그 툴킷은 연결할 수 없습니다. 반응하지 않는 디자인에 적용됩니다. SRAM 개체 파일(.sof)을 다시 프로그래밍하면 복원됩니다. 디자인에 대한 응답성.

    다음과 같은 일반적인 보정을 경험하는 경우 실패할 경우, 귀속 되지 않을 가능성이 높습니다. 이 문제는 다음과 같은 문제입니다.

    • 교정이 성공적으로 완료되지 않았습니다.
    • 교정 여백은 작으며 때때로 교정 실패
    • 설계가 교정을 통과하지만 가끔 데이터 오류가 발생합니다. 설계를 실행하는 동안
    • 교정이 성공적으로 완료된 것으로 보고되지만 설계가 작동하지 않음
    해결 방법

    이 실패를 겪은 것으로 생각되는 경우 또는 더 많은 경우 정보, 다음 기술 자료 솔루션을 참조하십시오: rd05212013_358

    이 문제는 버전 12.1sp1dp6 및 13.0dp1 및 모든 이후 버전에서.

    관련 제품

    이 문서는 다음 항목에 적용됩니다. 1 제품

    Arria® V FPGA 및 SoC FPGA

    이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.