문서 ID: 000079434 콘텐츠 형태: 문제 해결 마지막 검토일: 2013-12-10

하드 메모리 컨트롤러의 RTL 시뮬레이션 중에 local_cal_success 높지만 local_init_done 낮은 상태를 유지하는 이유는 무엇입니까?

환경

    인텔® Quartus® Prime Standard Edition
BUILT IN - ARTICLE INTRO SECOND COMPONENT
설명

Arria® V 또는 Cyclone® V 장치에서 UniPHY 기반 하드 메모리 컨트롤러에 대한 RTL 시뮬레이션을 실행할 때 높은 높이를 유지하지만 local_init_done 낮은 상태를 유지할 수 있습니다local_cal_success. 신호는 local_init_done 내부적으로 동기화된 버전의 입력을 기반으로 하드 메모리 컨트롤러에 afi_cal_success 의해 구동됩니다. 신호와 local_cal_success 신호는 local_init_done 동일한 동작을 가져야 합니다. 그러나 다중 포트 프런트 엔드(MPFE)에 대한 클럭 입력 또는 재설정 입력이 올바르게 연결되지 않은 경우 동작이 다를 수 있습니다.

해결 방법

MPFE 클럭과 리셋 포트가 제대로 연결되어 있는지 확인하십시오.

관련 제품

이 문서는 다음 항목에 적용됩니다. 5 제품

Arria® V GT FPGA
Cyclone® V FPGA 및 SoC FPGA
Arria® V GX FPGA
Arria® V ST SoC FPGA
Arria® V SX SoC FPGA

1

이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.