문서 ID: 000080111 콘텐츠 형태: 문제 해결 마지막 검토일: 2012-09-11

Stratix V IBIS 모델에 대한 명명 규칙은 무엇입니까?

환경

BUILT IN - ARTICLE INTRO SECOND COMPONENT
설명

Stratix® V 장치용 Quartus® II 소프트웨어에서 생성한 IBIS 모델 파일에는 IBIS 모델 파일 내 모델의 명명 명칭이 포함되어 있지 않습니다.

IBIS 모델의 명명 명명 명명법은 다음과 같습니다.

| 명명명 명칭
모든 모델은 다음 명명 방법 __
은 다음을 의미합니다.
lvttl - 3.3V LVTTL
lvcmos - 3.3V LVCMOS
25 - 2.5V LVCMOS
18 - 1.8V LVCMOS
15 - 1.5V LVCMOS
12 - 1.2V LVCMOS
hstl18i - 1.8V HSTL 클래스 I
hstl15i - 1.5V HSTL 클래스 I
hstl12i - 1.2V HSTL 클래스 I
hstl18ii - 1.8V HSTL 클래스 II
hstl15ii - 1.5V HSTL 클래스 II
hstl12ii - 1.2V HSTL 클래스 II
sstl2i - 2.5V SSTL 클래스 I
sstl18i - 1.8V SSTL 클래스 I
sstl15i - 1.5V SSTL 클래스 I
sstl2ii - 2.5V SSTL 클래스 II
sstl18ii - 1.8V SSTL 클래스 II
sstl15ii - 1.5V SSTL 클래스 II
sstl135 - 1.35V SSTL
sstl125 - 1.25V SSTL
hsul12 - 1.2V HSUL
lvds - 2.5V LVDS
미니 선반 - 2.5V 미니 LVDS
rsds - 2.5V RSDS
lvpecl25 - 2.5V LVPECL
dhstl18i - 차등 1.8V HSTL 클래스 I
dhstl15i - 차등 1.5V HSTL 클래스 I
dhstl12i - 차등 1.2V HSTL 클래스 I
dhstl18ii - 차등 1.8V HSTL 클래스 II
dhstl15ii - 차등 1.5V HSTL 클래스 II
dhstl12ii - 차등 1.2V HSTL 클래스 II
dsstl2i - 차등 2.5V SSTL 클래스 I
dsstl18i - 차등 1.8V SSTL 클래스 I
dsstl15i - 차등 1.5V SSTL 클래스 I
dsstl2ii - 차등 2.5V SSTL 클래스 II
dsstl18ii - 차등 1.8V SSTL 클래스 II
dsstl15ii - 차등 1.5V SSTL 클래스 II

는 다음을 의미합니다.
상단 및 하단 I/O 은행(문자 'c'로 시작):
crin - 열 입력, DIFFIO_RX 핀
ctin - 열 입력, DIFFIO_TX 핀
crio - 열 I/O, DIFFIO_RX 핀
ctio - 열 I/O, DIFFIO_TX 핀

는 다음을 의미합니다.
s0 - 슬로우 슬로우 속도
s1 - 빠른 슬루 속도
d12 - 12mA 전류 강도
r25 - 25 Ohm 시리즈 온칩 종료(교정 없이)
r50c - 50 Ohm 시리즈 온칩 종료 및 교정
e3r - 에뮬레이트된 LVDS/미니 LVDS/RSDS(외부 저항기 3개 포함)
p0 - 사전 강조 비활성화됨
p1 - 사전 강조 활성화됨
v0 - 낮은 VOD
v1 - 미디엄 로우 VOD
v2 - 미디엄 하이 VOD
v3 - 높은 VOD

|
예: lvcmos_crio_d16s3 16mA 드라이브가 탑재된 3.3V LVCMOS I/O 표준을 의미합니다.
상단 및 하단 I/O 은행의 강도 및 빠른 슬루 속도 설정
|

관련 제품

이 문서는 다음 항목에 적용됩니다. 4 제품

Stratix® V E FPGA
Stratix® V GX FPGA
Stratix® V GT FPGA
Stratix® V GS FPGA

이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.