문서 ID: 000080163 콘텐츠 형태: 제품 정보 및 문서 마지막 검토일: 2012-09-11

멀티핀 버스에 소스 동기 보상 모드를 사용하려면 어떻게 합니까?

환경

BUILT IN - ARTICLE INTRO SECOND COMPONENT
설명

Quartus® II 소프트웨어 버전 7.2부터 PLL 소스 동기화 보상 모드는 데이터 버스와 같은 여러 패드-입력-등록 경로를 보상할 수 있습니다. 할당 편집기에서 "PLL 보상" 할당을 사용하여 PLL 보상 대상으로 사용되는 입력 핀을 선택합니다. 예를 들어, 입력 레지스터가 소스 동기화 보상 PLL의 동일한 출력으로 구동되는 경우 전체 데이터 버스를 포함할 수 있습니다. 제대로 보상하려면 모든 핀이 장치의 동일한 면에 있어야 합니다. PLL은 보상된 버스에 있는 모든 입력 핀의 가장 긴 해당 패드-등록 지연으로 입력 핀을 보상합니다.

보상 대상을 선택하지 않을 경우 Quartus II 소프트웨어는 보상 대상으로 PLL의 보상 출력에 의해 구동되는 모든 핀을 자동으로 선택합니다.

Quartus II 소프트웨어 버전 7.1 SP1 이전 버전에서 PLL 소스 동기 보상 모드는 IOE 레지스터에 대한 하나의 입력 경로만 보상할 수 있습니다. Quartus II 소프트웨어 버전 7.1 SP1 이전의 문제에 대한 자세한 내용은 관련 솔루션 섹션의 솔루션을 참조하십시오.

관련 제품

이 문서는 다음 항목에 적용됩니다. 6 제품

Cyclone® III FPGA
Cyclone® II FPGA
Arria® GX FPGA
Stratix® II GX FPGA
Stratix® II FPGA
Stratix® III FPGA

이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.