문서 ID: 000080338 콘텐츠 형태: 문제 해결 마지막 검토일: 2012-09-09

Quartus II 버전 12.0에서 시뮬레이션 ALTDQ_DQS2 메가 기능 생성 시 문제가 있습니까?

환경

    시뮬레이션
BUILT IN - ARTICLE INTRO SECOND COMPONENT

중요 문제

설명

예, Quartus II 버전 12.0에서 시뮬레이션 ALTDQ_DQS2 메가 기능 생성 시 문제가 있습니다.

출력 전용 모드에서 ALTDQ_DQS2 경우, 동적 구성 또는 출력 위상 정렬 블록이 없는 풀 레이트(Full-Rate) 코어는 왼쪽에 있습니다.

출력 스트로브를 사용하면 매달려 있습니다.

해결 방법

다음 코드를 추가합니다: fr_os_oe = 1\'b0 할당;

을 ALTDQ_DQS2 메가 기능 소스 파일을 해결 방법으로 사용할 수 있습니다.

관련 제품

이 문서는 다음 항목에 적용됩니다. 1 제품

Stratix® V GX FPGA

1

이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.