문서 ID: 000080397 콘텐츠 형태: 오류 메시지 마지막 검토일: 2017-04-28

오류(175005): [n]의 OCT_CAL_BLOCK_ID(영향을 받는 위치 1개)가 있는 위치를 찾을 수 없습니다.

환경

  • 인텔® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    설명

    인텔® Quartus® Prime Software에서는 Arria® 10개 장치를 대상으로 하는 디자인을 컴파일할 때 다음과 같은 오류 메시지가 나타날 수 있습니다.

    오류(14566): Fitter는 기존 제약 조건(1핀)과의 충돌로 인해 1개의 주변 구성 요소를 배치할 수 없습니다. 서브메세지에 설명된 오류를 수정한 다음 Fitter를 다시 실행합니다. 인텔 FPGA 지식 데이터베이스에는 이 주변 장치 배치 실패를 해결하는 방법에 대한 정보가 포함된 문서도 포함될 수 있습니다. 오류를 검토한 다음 https://www.altera.com/support/support-resources/knowledge-base/search.html 지식 데이터베이스를 방문하여 이 특정 오류 메시지 번호를 검색합니다.

    오류(175020): Fitter는 이 유형의 로직에 대한 유효한 위치가 없기 때문에 영역(x, y)에서 (x, y)에 로직 핀을 배치할 수 없습니다.

    Info(14596): 고장 나는 구성 요소에 대한 정보:

    정보(175028): 핀 이름: <pin 이름>

    오류(16234): 고려된 위치 1개 중 법적 위치를 찾을 수 없습니다. 각 위치를 사용할 수 없는 이유는 다음과 같습니다.

    오류(175005): [n]의 OCT_CAL_BLOCK_ID(영향을 받는 위치 1개)가 있는 위치를 찾을 수 없습니다.

    정보(175029): <핀 번호>

    정보(175015): I/O 패드 <핀 이름>은 사용자 위치 제약(<Pin 번호>)으로 인해 위치 <핀 번호> 로 제한됩니다.

    Info(14709): 제한된 I/O 패드가 이 핀에 포함되어 있습니다.

    핀이 3V I/O 뱅크에 있는 경우 발생할 수 있습니다. 3V I/O 은행은 교정 없이 OCT만 지원합니다.

    어떤 은행이 3V I/O이고 LVDS인가에 대한 자세한 내용은 인텔® Arria® 10코어 패브릭 및 범용 I/Os 핸드북 섹션 5.4.1을 참조하십시오.

    해결 방법

    이 오류를 방지하려면 핀을 LVDS 은행으로 이동하거나 교정 없이 OCT를 사용하십시오.

    이 문제는 인텔® Quartus® Prime Pro/Standard Edition 소프트웨어 버전 18.1부터 해결됩니다.

    관련 제품

    이 문서는 다음 항목에 적용됩니다. 1 제품

    인텔® Arria® 10 FPGA 및 SoC FPGA

    이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.