문서 ID: 000080451 콘텐츠 형태: 문제 해결 마지막 검토일: 2019-02-14

인텔® Cyclone® 10 LP 장치의 Verilog HDL 시뮬레이션 모델에서 PLL 시뮬레이션이 실패하는 이유는 무엇입니까?

환경

    인텔® Quartus® Prime Standard Edition
BUILT IN - ARTICLE INTRO SECOND COMPONENT
설명

인텔® Cyclone® 10 LP 장치용 IOPLL IP용 Verilog HDL 시뮬레이션 모델은 인텔® Quartus® Prime Standard Edition 소프트웨어 버전 17.1 이전 버전에서는 지원되지 않습니다. IOPLL 출력 클럭이 전환되지 않음을 알 수 있습니다.

해결 방법

인텔® Cyclone® LP 장치에 대한 IOPLL IP를 시뮬레이션하려면 17.1의 VHDL 시뮬레이션 모델 또는 인텔® Quartus® Prime Standard Edition 소프트웨어 버전 18.0 이상에서 Verilog HDL 모델을 사용하십시오.

관련 제품

이 문서는 다음 항목에 적용됩니다. 1 제품

인텔® Cyclone® 10 LP FPGA

1

이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.