문서 ID: 000080756 콘텐츠 형태: 문제 해결 마지막 검토일: 2012-09-02

DDR3 SDRAM과 Stratix III 또는 Stratix IV FPGAs 상호 작용할 때 동적 ODT와 Dynamic OCT의 차이점은 무엇입니까?

환경

BUILT IN - ARTICLE INTRO SECOND COMPONENT
설명

다이 다이 종료 시 동적 종료(ODT)

Dynamic ODT는 DDR3 SDRAM 메모리에 대한 새로운 기능이며 DDR2 SDRAM 메모리에서는 사용할 수 없습니다.

Dynamic ODT는 멀티 랭크 설계와 같은 다양한 로딩 조건에 대한 종료 값을 최적화할 수 있는 유연성이 강화된 시스템을 제공합니다.

최적의 신호의 경우, 일반적인 듀얼 슬롯 시스템은 유휴 상태일 때 모듈이 낮은 임피던스 값(30. 또는 40.)으로 종료됩니다.

쓰기 작업 중에 모듈에 액세스하는 경우, 60과 같이 더 큰 종료 임피던스가 요구됩니다. 또는 120..

동적 ODT를 사용하면 모드 레지스터 세트 명령을 실행하지 않고도 DRAM이 높거나 낮은 종료 임피던스 사이를 전환할 수 있습니다.

동적 온칩 종료(OCT)

동적 온칩 종료(OCT)는 Stratix III 및 Stratix® IV FPGA 장치의 기능입니다.

동적 OCT는 FPGA 측의 DDR3 SDRAM 인터페이스 핀에 칩 종단을 제공하여 보드 종료에 대한 필요성을 제거하여 보드 공간을 절약합니다.

DQ/DQS 그룹당 하나의 동적 OCT 컨트롤을 사용할 수 있습니다. Stratix III 및 Stratix IV 장치는 모든 I/O 은행에서 양방향 I/O를 위해 시리즈와 병렬 종료 사이의 동적 종료 전환 및 오프를 지원합니다.

·         동적 병렬 종료
- 양방향 I/O가 수신기 역할을 하고
- 드라이버 역할을 할 때 비활성화됩니다.

·         동적 시리즈 종료
- 양방향 I/O가 드라이버 역할을 하는 경우에만 활성화됩니다.
- 수신기 역할을 할 때 비활성화됩니다.

이 기능은 데이터의 방향에 따라 신호 무결성이 최적화되어 있으므로 고성능 양방향 경로를 종료하는 데 유용합니다.

동적 OCT를 사용하면 장치 종료가 외부가 아닌 내부이므로 전원을 절약하는 데 도움이 됩니다. 또한 종료는 입력 작업 중에만 켜지므로 정전기 전력이 줄어듭니다.

 

관련 제품

이 문서는 다음 항목에 적용됩니다. 3 제품

Stratix® IV GT FPGA
Stratix® IV GX FPGA
Stratix® III FPGA

1

이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.