문서 ID: 000080833 콘텐츠 형태: 오류 메시지 마지막 검토일: 2021-05-05

경고(332174): altera_pci_express.sdc(275)에서 무시된 필터): |altpcie_a10_hip_pipen1b:altpcie_a10_hip_pipen1b|altpcie_a10_hip_pllnphy:g_xcvr.altpcie_a10_hip_pllnphy|fpll_g1g2x1:g_pll.gll_g1g2x1.fpll_g1g2x1|altera_xcvr_fpll_a10:fpll_g1g2x1|tx_bonding

환경

  • 인텔® Quartus® Prime Pro Edition
  • PCI Express*용 인텔® Arria® 10 Cyclone® 10 하드 IP
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    설명

    이 경고는 PCI Express* 프로토콜을 Gen3보다 낮게 사용하는 설계에서 무시될 수 있습니다.

    경고(332174): altera_pci_express.sdc(275)에서 무시된 필터): |altpcie_a10_hip_pipen1b:altpcie_a10_hip_pipen1b|altpcie_a10_hip_pllnphy:g_xcvr.altpcie_a10_hip_pllnphy|fpll_g1g2x1:g_pll.g _pll_g1g2x1.fpll_g1g2x1|altera_xcvr_fpll_a10:fpll_g1g2x1|tx_bonding_clocks[0]은 클럭 파일과 일치할 수 없습니다: altera_pcie_a10_hip_181/synth/altera_pci_express.sdc 라인: 275

    관련 제품

    이 문서는 다음 항목에 적용됩니다. 2 제품

    인텔® Cyclone® 10 GX FPGA
    인텔® Arria® 10 FPGA 및 SoC FPGA

    이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.