문서 ID: 000080898 콘텐츠 형태: 문제 해결 마지막 검토일: 2013-05-17

Arria V GZ 장치를 대상으로 하는 9.8G CPRI IP 코어 변형은 타이밍 폐쇄를 달성하지 못했습니다.

환경

  • 인텔® Quartus® II 구독 에디션
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    중요 문제

    설명

    CPRI 라인 속도가 9.8Gbps인 CPRI IP 코어 변형 Arria V GZ 장치를 대상으로 타이밍 폐쇄를 달성하지 못하는 경우 기본 Quartus II Fitter 설정을 사용합니다. 특히, 그들은 PCS-PLD 경로 및 설정 시간에 대한 경험 보류 시간 위반 PLD-PCS 경로 위반.

    해결 방법

    더 나은 타이밍 클로저 결과를 달성하려면 다음을 수행하십시오. 작업:

    • PCS-PLD의 보류 시간 위반을 피하려면 경로, Quartus II에서 이 경로를 따라 레지스터 포장을 끕니다. 다음 할당을 추가하여 Fitter 설정:
    • set_instance_assignment -name AUTO_PACKED_REGISTERS_STRATIXII OFF -to *gen_cpri_rx*buf_wr_data*

      set_instance_assignment -name AUTO_PACKED_REGISTERS_STRATIXII OFF -to *gen_phy_loop*buf_wr_data*

    • PLD-PCS 경로의 설정 시간 위반을 방지하려면 할당을 추가 set_max_delay 하십시오. 타이밍을 과도하게 제한할 수 있습니다.

    이 문제는 향후 CPRI MegaCore 버전에서 해결됩니다. 함수.

    관련 제품

    이 문서는 다음 항목에 적용됩니다. 1 제품

    인텔® 프로그래밍 가능 장치

    이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.