중요 문제
CPRI 라인 속도가 9.8Gbps인 CPRI IP 코어 변형 Arria V GZ 장치를 대상으로 타이밍 폐쇄를 달성하지 못하는 경우 기본 Quartus II Fitter 설정을 사용합니다. 특히, 그들은 PCS-PLD 경로 및 설정 시간에 대한 경험 보류 시간 위반 PLD-PCS 경로 위반.
더 나은 타이밍 클로저 결과를 달성하려면 다음을 수행하십시오. 작업:
- PCS-PLD의 보류 시간 위반을 피하려면 경로, Quartus II에서 이 경로를 따라 레지스터 포장을 끕니다. 다음 할당을 추가하여 Fitter 설정:
- PLD-PCS 경로의 설정 시간 위반을 방지하려면 할당을 추가
set_max_delay
하십시오. 타이밍을 과도하게 제한할 수 있습니다.
set_instance_assignment -name AUTO_PACKED_REGISTERS_STRATIXII
OFF -to *gen_cpri_rx*buf_wr_data*
set_instance_assignment -name AUTO_PACKED_REGISTERS_STRATIXII
OFF -to *gen_phy_loop*buf_wr_data*
이 문제는 향후 CPRI MegaCore 버전에서 해결됩니다. 함수.