문서 ID: 000081064 콘텐츠 형태: 제품 정보 및 문서 마지막 검토일: 2012-09-11

Quartus II 설계 소프트웨어의 LVDS I/O 표준을 Cyclone III 및 Stratix III 장치의 비 전용 차등(psuedo 차동) 송신기에 할당하려면 어떻게 합니까?

환경

BUILT IN - ARTICLE INTRO SECOND COMPONENT
설명

Quartus® II 설계 소프트웨어에는 전용 차등 핀용 2개의 LVDS 할당, Stratix® III 장치 전용 "LVDS_E_1R", Stratix III 및 Cyclone® III 장치 모두에 대한 "LVDS_E_3R"가 있습니다.

LVDS_E_1R 하나의 외부 저항기가 필요한 솔루션이며, LVDS_E_3R 세 개의 외부 저항기가 필요한 솔루션입니다. 이러한 외부 저항기 솔루션에 대한 자세한 내용은 Stratix III 장치 I/O 기능 (PDF)Cyclone III 장치(PDF)의 고속 차등 인터페이스 를 참조하십시오.

Quartus II 소프트웨어 도움말에서 이러한 할당에 대한 자세한 정보도 있습니다.  도움말 인덱스 에서 "I/O 표준"으로 이동하여 "목록"을 선택합니다.

관련 제품

이 문서는 다음 항목에 적용됩니다. 2 제품

Stratix® III FPGA
Cyclone® III FPGA

1

이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.