문서 ID: 000081267 콘텐츠 형태: 오류 메시지 마지막 검토일: 2013-03-11

내부 오류: 하위 시스템: ASMCC, 파일: /quartus/comp/asmcc/asmcc_bitfield.cpp, 라인: 855

환경

  • 인텔® Quartus® II 구독 에디션
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    설명

    Quartus® II 소프트웨어 버전 9.1 이상에서 문제가 발생하면 어셈블러 단계에서 이 오류가 표시되어 Arria® II GX 장치를 대상으로 하는 설계가 나타날 수 있습니다. 이 오류는 설계가 Arria II 장치 핸드북의 Arria II 장치(PDF) 장에서 고속 차등 I/O 인터페이스 및 DPA의 DPA-비활성화 차등 채널 지침의 규칙을 위반하는 경우에 발생합니다.

    해결 방법

    이 문제를 해결하려면 이러한 규칙을 준수하기 위해 DPA 지원 LVDS 인터페이스의 배치를 수정하십시오.

    이 문제는 Quartus II 소프트웨어의 향후 릴리스에서 해결될 예정입니다.

    관련 제품

    이 문서는 다음 항목에 적용됩니다. 1 제품

    Arria® II GX FPGA

    이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.