문서 ID: 000081294 콘텐츠 형태: 문제 해결 마지막 검토일: 2013-08-27

설계 보안 키 프로그래밍 Stratix II 또는 Stratix II GX 장치가 암호화 및 암호화되지 않은 구성 비트스트림을 모두 수락할 수 있습니까?

환경

BUILT IN - ARTICLE INTRO SECOND COMPONENT
설명

예, Stratix® 성공적인 비휘발성 보안 키가 프로그래밍된 II 또는 Stratix II GX 장치는 Quartus® II 소프트웨어 버전 7.2 SP2(이상)에서 암호화 키 프로그래밍(EKP) 파일이 생성되는 경우 암호화 및 암호화되지 않은 구성 비트스트림을 모두 수락할 수 있습니다. 이전 버전의 Quartus II 소프트웨어에서 생성되는 EKP 파일의 경우 키 프로그래밍된 Stratix II 또는 Stratix II GX 장치는 암호화된 구성 비트스트림만 수락할 수 있습니다.

 

Quartus® II 소프트웨어 버전 7.2 SP2(이상)에 도입된 새로운 설계 보안 기능입니다. 주요 목적은 키 프로그래밍된 Stratix II 또는 Stratix II GX 장치에서 암호화되지 않은 구성 비트스트림으로 보드 레벨 테스트를 허용하는 것입니다.

 

Stratix II 또는 Stratix II GX 장치의 설계는 구성 비트스트림 암호화를 사용하여 복사 및 리버스 엔지니어링에 대해 보호됩니다. 변조 방지 비트가 설정된 경우에만 변조가 방지되므로 암호화되지 않은 구성 비트스트림으로 구성이 방지됩니다. 그러나 변조 방지 비트를 활성화하면 Stratix II 또는 Stratix II GX 장치에서 테스트 모드가 비활성화됩니다. 이 프로세스는 돌이킬 수 없으며 Altera® 테스트 모드가 비활성화된 경우 장애 분석을 수행하지 않습니다.

 

키 프로그램 Stratix II 또는 Stratix II GX FPGA 암호화된 구성 비트스트림만 허용하는 변조 방지 비트를 활성화하려면 기술 지원 Altera 문의하십시오. 참조 rd07072008_269.

관련 제품

이 문서는 다음 항목에 적용됩니다. 2 제품

Stratix® II GX FPGA
Stratix® II FPGA

이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.